CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - VHDL Virtual

搜索资源列表

  1. 567

    0下载:
  2. The paper presents the CORDIC Algorithm, which has been implemented as an virtual component (IP core) in a VHDL simulation environment. The core is packaged as a soft (VHDL) macro and it implements all transcenden-tal functions. Analysis of the accur
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:117831
    • 提供者:赵平
  1. ug_virtual_jtag_design_example 包含两的关于Virtual JTAG的应用实例

    0下载:
  2. 包含两的关于Virtual JTAG的应用实例,可以为Virtual JTAG操作提供借鉴。,Contains two Virtual JTAG on the application, can provide reference Virtual JTAG operation.
  3. 所属分类:微处理器(ARM/PowerPC等)

    • 发布日期:2017-03-23
    • 文件大小:143820
    • 提供者:youthl
  1. PIPE_LINING_CPU_TEAM_24

    1下载:
  2. 采用Quatus II编译环境,使用Verilog HDL语言编写实现了五段流水线CPU。 能够完成以下二十二条指令(均不考虑虚拟地址和Cache,并且默认为小端方式): add rd,rs,rt addu rd,rs,rt addi rt,rs,imm addiu rt,rs,imm sub rd,rs,rt subu rd,rs,rt nor rd,rs,rt xori rt,rs,imm clo rd,rs clz rd,rs slt rd,rs,rt sltu rd,
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-17
    • 文件大小:4947366
    • 提供者:
  1. smart

    0下载:
  2. 这个一个好和序,一个美丽学校的虚拟现实,此程序很好!-This a good and order, a Beauty School of virtual reality, this program very good!
  3. 所属分类:Graph program

    • 发布日期:2017-04-26
    • 文件大小:9564
    • 提供者:何渊泽
  1. computer4

    0下载:
  2. 基于FPGA的CPU核及其虚拟平台的设计与实现-FPGA-based CPU core and its virtual platform design and implementation of
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-21
    • 文件大小:6059638
    • 提供者:steven
  1. ug_virtual_jtag_design_example_2

    0下载:
  2. 包含两的关于Virtual JTAG的应用实例,可以为Virtual JTAG操作提供借鉴。-Contains two Virtual JTAG on the application, can provide reference Virtual JTAG operation.
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-04-03
    • 文件大小:310963
    • 提供者:youthl
  1. UART

    0下载:
  2. A simple preoteus based design to display the characters typed int the keyboard into LCD using UART of 8051.Plz make sure that TTL to RS232 is inserted in between the microcontroller and virtual terminal which is not shown in the design.
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-03-24
    • 文件大小:45537
    • 提供者:sandeep
  1. vc

    0下载:
  2. virtul channel 虚拟通道 用于改善noc的死锁效应-virtul channel virtual channel used to improve the effect of noc Deadlock
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:11714
    • 提供者:长华
  1. Sdram_Control_2Port

    1下载:
  2. 双端口SDRAM控制器,将SDRAM虚拟成两个端口,已经在ALTER DE2开发板的硬件上验证通过,采用Verilog HDL语言编写。-Dual-port SDRAM controller, SDRAM virtual into two ports, have ALTER DE2 development board hardware verification by using the Verilog HDL language.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:10842
    • 提供者:
  1. multifreqvhdl

    0下载:
  2. 资料是本人根据相关文献资料用vhdl语言编写的旋转机械鉴相信号倍频的程序,multifre1.vhd是倍频程序,multifre1.vwf是仿真波形文件,stp1.stp是虚拟逻辑分析仪signaltap文件。该倍频程序可以直接使用,可以设置倍频数,修改实体参数N即可。-According to the literature data is the information I have written in with vhdl Rotating Machinery Kam believe tha
  3. 所属分类:Project Design

    • 发布日期:2017-04-09
    • 文件大小:1433511
    • 提供者:lwj
  1. VLAN_data_process

    0下载:
  2. VLAN虚拟局域网的数据收发详细过程 图文并茂-VLAN Virtual LAN data transceiver illustrated detailed process
  3. 所属分类:WinSock-NDIS

    • 发布日期:2017-04-01
    • 文件大小:209199
    • 提供者:李明
  1. vmware-1

    0下载:
  2. 一个虚拟机的全部注册教程我都舍不得上传的-All up a virtual machine I am reluctant to upload tutorial
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:11087
    • 提供者:彭庆
  1. PipelineCPU

    0下载:
  2. 用Verilog HDL语言或VHDL语言来编写,实现多周期CPU设计。能够完成以下二十二条指令。(均不考虑虚拟地址和Cache,并且默认为大端方式): add rd, rs, rt addu rd, rs, rt addi rt, rs, imm addiu rt, rs, imm sub rd, rs, rt subu rd, rs, rt nor rd, rs, rt xori rt, rs, imm clo clz slt rd, rs, rt
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-18
    • 文件大小:5078835
    • 提供者:徐帆
  1. mulitcpu

    0下载:
  2. 用verilog HDL语言或者VHDL语言来编写,实现多时钟周期CPU的设计。能够完成以下二十二条指定(均不考虑虚拟地址和Cache,并且默认为小端方式): add rd, rs, rt addu rd, rs, rt addi rt, rs, imm addiu rt, rs, imm sub rd, rs, rt subu rd, rs, rt nor rd, rs, rt xori rt, rs, imm clo clz slt rd, rs,
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-26
    • 文件大小:8876750
    • 提供者:徐帆
  1. Radar-on-FPGA

    0下载:
  2. 主要论述了基于FPGA的末制导雷达伺服系统设计。结合末制导雷达讨论其电机控制、二阶伺服系统性能和PID校正算法,利用VHDL语言设计,实现基于FPGA的方位步进电机开环定位控制和俯仰直流电机闭环速度控制的伺服系统。结合实际应用中遇到的问题,提出了基于"反馈控制"理论的有效的补偿算法,该算法提高了伺服系统的稳定性、快速性和精度。-Mainly discusses the design of terminal guidance radar servo system based on Field Pr
  3. 所属分类:Project Design

    • 发布日期:2017-04-09
    • 文件大小:1138166
    • 提供者:mabeibei
搜珍网 www.dssz.com