搜索资源列表
MAC
- 本文首先讨论了以太网介质访问控制MAC的功能和工作过程。接着介绍了以太网MAC芯片的一种设计方案,对MAC的功能进行了逻辑划分。据此可以用Verilog HDL或VHDL来加以描述,并进一步用FPCA或ASIC来加以实现,也可做成以太网MAC核.
mpeg2+MAC verilog 源码
- 在国外一个网站上偶然碰到了全套的mpeg2 视频+ 音频 verilog 实现资料,还有MAC 基于fpga实现,有部分文档何图片资料,但缺点是代码注释不是很多。不过也很稀少了!!!!! 和大家分享,欲下从速。。。
xge_mac_latest.tar.gz
- Language - Verilog. The 10GE MAC Core implements the Media Access Control functions for 10Gbps operation as defined in IEEE Std 802.3ae. ,Language- Verilog. The 10GE MAC Core implements the Media Access Control functions for 10Gbps operation as defin
ethernet.tar
- 以太网的vhdl和verilog代码,供大家学习-Ethernet VHDL and Verilog code for everyone to learn
mac控制器
- mac控制器ip核,语言verilog,开发环境xilinx ise,quartus ii等
ethmac10g verilog代码
- 10G eth mac verilog代码参考下载
MAC_MPEG2_AV
- MPEG2 編碼解碼的verilog 代碼 可在XILINX FPGA上使用-Mpeg2 Encode/Decode on Xilinx FPGA Board
verilog
- verilog描述的以太网MAC层源代码,功能正确,已经在FPGA开发板上测试!需要的赶紧下-verilog descr iption of the Ethernet MAC layer source code, function correctly, has been tested in the FPGA development board! Need to hurry the next! ! !
MAC
- Verilog code for MAC
VerilogHDL
- 本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点 结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给出了使用Verilog硬件描述语言进行数字逻辑设计的过程和方法,并且在QuartusⅡ的集成开发环境下编写HDL代码,进行综合 利用QuartusⅡ内部的仿真器对设计做脉冲响应仿真和验证。-This paper analyzes the FIR digital filter structure an
FPGAkaifashilidaohang
- 《FPGA数字电子系统设计与开发实例导航》的配套光盘,Verilog编写,USB、I2C、MAC的接口设计-"FPGA digital electronic system design and development examples navigation" matching discs, Verilog prepared, USB, I2C, the MAC interface design -err
ethmac.tar
- Free ehternet mac using verilog downloaded in www.opencores.org
MAC_4_CSA
- MAC-4bit verilog source code with CSA style
ethernet_tri_mode.rel-1-0.tar
- ethernet mac verilog code.eth 10 100 1000mb/s
Tri-mode_Ethernet_MAC_Specifications
- document for mac 10 100 1000 ethernet verilog code.you find code in this site
xge_mac
- 10G MAC ip核源码其中包含了三个版本。经过测试正确无误。-======================== 10GE MAC Core ======================== ------------------------ 1. Directory Structure ------------------------ The directory structure for this project is shown below.
MAC
- Multiplier/Accumulator written in Verilog
verilog-mac
- 这是一个以太网的mac程序,verilog写的,可方正 可实现-this is a mac implementation using verilog,you can emulate it or implement it directly
以太网控制器Verilog源码(含有MAC,MII接口)
- 以太网控制器Verilog源码(含有MAC,MII接口)(Ethernet controller Verilog source code (including MAC, MII interface))
以太网控制器Verilog源码(含有MAC,MII接口)
- 使用verilog语言完成MAC层代码的编写(Using the Verilog language to write the code of the MAC layer)