CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - asic FPGA

搜索资源列表

  1. USB2.0IP(RTL)

    4下载:
  2. USB2.0 IP核,ASIC,FPGA可用,Verilog HDL源代码-USB2.0 IP,Verilog HDL
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2014-08-29
    • 文件大小:63.26kb
    • 提供者:AmazingEric
  1. usb20_ipcore_usb_funct

    0下载:
  2. usb的芯片ip core. 用HDL描述,适合asic/fpga人员参考或使用。USB ip core for ASIC/FPGA designers.-usb chips ip core. with HDL descr iption suitable for asic/fpga staff reference or use. USB ip core for ASIC/FPGA designers.
  3. 所属分类:USB develop

    • 发布日期:2014-08-29
    • 文件大小:203.85kb
    • 提供者:road
  1. ASIC_and_FPGA_Verification

    0下载:
  2. ASIC/FPGA验证经典资料,英文版,希望大家可以有所借鉴。-ASIC/FPGA verification classic information, in English, I hope that we can learn from there.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-06
    • 文件大小:1.35mb
    • 提供者:刘英超
  1. vhdl

    0下载:
  2. usb rtl code, to fpga or asic
  3. 所属分类:Other systems

    • 发布日期:2017-03-30
    • 文件大小:153.22kb
    • 提供者:andy
  1. DP83640

    0下载:
  2. IEEE 1588 PTP 硬件支持功能的以太网收发器,时钟精确性能表现非凡无论选用何种微控制器、FPGA或ASIC,DP83640的加入都可确保系统设计的高度灵活性,并实现高达8ns的精确度-IEEE 1588 PTP hardware support Ethernet transceivers, clock accurate performance, whether extraordinary selection of the microcontroller, FPGA or ASIC, D
  3. 所属分类:SCM

    • 发布日期:2017-04-09
    • 文件大小:1.8mb
    • 提供者:
  1. FPGA

    0下载:
  2. 本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证。编写本流程的目的是: l 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 l 形成风格良好和完整的文档。 l 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。 便于新员工快速掌握本部门FPGA的设计流程
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:32.19kb
    • 提供者:your name
  1. multiclock_whitepaper

    0下载:
  2. ASIC中多时钟域处理方法白皮书。描述了ASIC设计/FPGA设计中跨时钟域信号的处理方法。-ASIC in the multi-clock domain approach the White Paper. Describes the ASIC design/FPGA design in the inter-clock domain signal processing methods.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:266.66kb
    • 提供者:forrest1
  1. UART_VHDL

    0下载:
  2. 由于微电子学和计算机科学的迅速发展,给EDA(电子设计自动化)行业带来了巨大的变化。特别是进入20世纪90年代后,电子系统已经从电路板级系统集成发展成为包括ASIC、FPGA/CPLD和嵌入系统的多种模式。可以说EDA产业已经成为电子信息类产品的支柱产业。EDA之所以能蓬勃发展的关键因素之一就是采用了硬件描述语言(HDL)描述电路系统。就FPGA和CPLD开发而言,比较流行的HDL主要有Verilog HDL、VHDL、ABEL-HDL和 AHDL 等,其中VHDL和Verilog HDL因适合
  3. 所属分类:Other systems

    • 发布日期:2017-03-23
    • 文件大小:284.48kb
    • 提供者:lilei
  1. SLC1657

    0下载:
  2. The Silicore SLC1657 is an eight-bit RISC microcontroller. It is delivered as a VHDL1 soft core2 module, and is intended for use in both ASIC and FPGA type devices. It is useful for microprocessor based embedded control applications such a
  3. 所属分类:Other systems

    • 发布日期:2017-05-12
    • 文件大小:2.51mb
    • 提供者:hfayed
  1. SystemVerilogImplicitPorts

    0下载:
  2. The Accellera SystemVerilog language[3] includes two new features designed to remove much of the tedium and verbosity related to building top-level ASIC and FPGA designs from instantiated sub-blocks. These enhancements permit one of two forms of
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-16
    • 文件大小:62.11kb
    • 提供者:陈斌
  1. VHDL_Notes

    0下载:
  2. Notes ofn the VHDL. The VHDL (VHSIC Hardware Descr iptive language) is used for the design of ASIC, FPGA and CPLD integrated circuits-Notes ofn the VHDL. The VHDL (VHSIC Hardware Descr iptive language) is used for the design of ASIC, FPGA and CPLD i
  3. 所属分类:software engineering

    • 发布日期:2017-03-30
    • 文件大小:793.46kb
    • 提供者:johnp
  1. MAC_Transceiver

    0下载:
  2. MAC(以太网媒体访问控制)是以太网IEEE 802.3协议规定的数据链路层的一部分,使用FPGA替代ASIC,实现以太网MAC功能非常实用。能够实现硬件系统多路多端口的以太网接入,并在自行开发需要以太网接入的嵌入式处理器设计中得到应用。具体探讨以太网MAC的功能定义,使用FPGA实现以太网MAC的方法,对以太网的相关应用设计具有指导作用。 -MAC (Ethernet Media Access Control) is a protocol under the IEEE 802.3 Ethe
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-09
    • 文件大小:1.5mb
    • 提供者:陈辉
  1. FPGA

    0下载:
  2. 基于FPGA哥专用芯片双核心处理,MB86S02 CMOS 视频采集实现嵌入式视频采集与处理的设计过程-FPGA-based ASIC dual-core processing Colombia, MB86S02 CMOS video capture video capture and processing of embedded design process
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:4.6kb
    • 提供者:周志法
  1. memtest

    0下载:
  2. 在数字系统中,一般存在多个芯片,利用不同的特点用于实现不同的功能,一般都包含CPU,FPGA,AD,DA,memory,ASSP(专用标准模块),ASIC等。CPU用于进行智能控制,FPGA进行硬件算法处理和多设备接口,AD进行模数转换,DA进行数模转换,memory存储临时数据。因此,FPGA如何与其他芯片进行通讯是重要的设计内容。数据输入,数据输出,双向通讯,指令传递,地址管理,不同时钟的异步通讯问题等等都需要处理。最基本的MEMORY如SRAM(128KX8bbit静态存储器628128)
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:218.17kb
    • 提供者:平凡
  1. ddc

    0下载:
  2. 电子科大2007-基于CORDIC的数字下变频电路的ASIC设计与实现,主要是使用cordic算法来实现DDC中的各个模块!-UESTC 2007- Based on CORDIC for digital down conversion circuit ASIC design and implementation, primarily using cordic algorithm to realize the DDC in each module!
  3. 所属分类:Project Design

    • 发布日期:2017-05-10
    • 文件大小:2.36mb
    • 提供者:peter
  1. 15th_counter

    0下载:
  2. 用VHDL实现15位计数器,可应用于FPGA,ASIC的开发和应用-VHDL implementation with 15-bit counter can be used for FPGA, ASIC development and application of
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-10
    • 文件大小:615byte
    • 提供者:qianli
  1. ASIC_PMSM

    0下载:
  2. 用ASIC芯片完成永磁同步电机的矢量控制系统的设计。-The FOC to PMSM use ASIC.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2014-07-18
    • 文件大小:8.89mb
    • 提供者:李全武
  1. Design-Reuse-Methodology-For-Asic-And-Fpga-Designe

    0下载:
  2. asic/fpga设计复用技术 Design-Reuse-Methodology-For-Asic-And-Fpga-Designers-Design-Reuse-Methodology-For-Asic-And-Fpga-Designers
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:180.28kb
    • 提供者:yin zhigang
  1. ASIC.and.FPGA.Verification.A.Guide.to.Component.Mo

    0下载:
  2. ASIC的FPGA模型设计,VHDL版 英文原版书籍-ASIC.and.FPGA.Verification.A.Guide.to.Component.Modeling.Morgan.Kaufmann
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-09
    • 文件大小:1.29mb
    • 提供者:Craftor
  1. FPGA_ASIC-DSP和FPGA共用FLASH进行配置的方法

    0下载:
  2. 通过ASIC、DSP、CPU对FPGA进行配置(Through the ASIC, DSP and CPU on the FPGA configuration)
  3. 所属分类:通讯编程

    • 发布日期:2018-01-02
    • 文件大小:172kb
    • 提供者:xiaohu111
« 12 3 4 5 6 »
搜珍网 www.dssz.com