搜索资源列表
S3C44B0X中文技术文档
- 介 绍 三星的S3C44B0X 16/32位RISC处理器被设计来为手持设备等提供一个低成本高性能的方案。 S3C44B0X提供以下配置:2.5V ARM7TDMI 内核带有8Kcache ;可选的internal SRAM;LCD Controller(最大支持256色STN,使用LCD专用DMA);2-ch UART with handshake(IrDA1.0, 16-byte FIFO) / 1-ch SIO; 2-ch gener
manchester-coding
- 使用51单片机进行曼彻斯特编解码,编码程序中有同步头,结束位设置,解码有查找同步头,有效跳变检测等程序,内有proteus仿真原理图-With 51 single-chip codec to Manchester, there are sync, the end bit is set, decode sync with search, detection procedures are not effective, there proteus simulation schematic
Signal
- 接收器必须具有某种方法能够知道数据流中字节的起始和结束。在异步通信中,字节边界由起始和停止位指示。在同步通信中,定时机制帮助发送器和接收器处于同步状态。-The receiver must have some way to know the data stream in bytes of the start and end. In asynchronous communication, the byte boundary from the start and stop bit instructi
tsAdvance
- tsAdvance TS流操作软件,根据指定的音频PID统计码率,根据指定的PCR的PID统计码率,根据指定的视频PID统计码率,检查指定PID的连续计数,列出不连续的包位置,显示指定PID的各个DTS值,显示指定PID的各个PCR值,统计同步字节错误,统计同步丢失错误,统计PSISI表格的Table id错误,保存指定音视频PID的ES到outfile文件中,统计指定音视频PID时间长度,进行文件分隔,删除文件中指定PID的数据,并另存等功能-tsAdvance TS stream opera
frame_syn
- 这是一个帧同步数据搜索模块,用于检测输入的数据流中的帧头,当检测到帧头后输出一个同步信号。 输入数据为 8bit的并行数据流,数据流中的每帧由 10 个字节组成,为 1个字 节的帧头(47H)加上 9 个字节的数据。各个字节的中间部分与时钟上升沿对齐。 每帧数据中,除帧头外的其他数据也可能为 47H。 在数据传输过程中,帧头数据有可能受到干扰而变为其他数值,因此要求输出同步信号时具有一定的容错功能。-This is a frame synchronization
1
- 图像处理,RS编码,纠错码这个单元对每个扰码后的传输数据帧,包括同 步字节进行截短的RS(204,188)编码.RS编码时, 在信息位前添加51字节的“0”再进入RS(255,239) 编码器,编码后再截去这些字节.RS(255,239)编码 -Image processing, RS coding, error correction code for each scrambling code of this unit after the transmission of data
8bit_up_ise9migration
- sync ram of 258*8 bit you know
b911a3340926
- Matlab video anlaysis A packet is the basic unit of data in a transport stream. It consists of a sync byte, whose value is 0x47, followed by three one-bit flags and a 13-bit Packet Identifier (PID). This is followed by a 4-bit continuity counter. -Ma
frame-synchronous-search-circuit
- 用verilog语言编写的帧同步搜索电路,输入数据data为8 bit并行数据流,基本结构为数据帧,帧长为10字节,帧同步字为H“FF”。clk为输入同步时钟。-Verilog language for frame synchronous search circuit, the input data is data for the 8-bit parallel data stream, the basic structure of the data frame, the frame lengt
serial
- 本模块的功能是验证实现和PC机进行基本的串口通信的功能。需要在PC机上安装一个串口调试工具来验证程序的功能。 程序实现了一个收发一帧10个bit(即无奇偶校验位)的串口控制器,10个bit是1位起始位,8个数据位,1个结束位。 串口的波特律由程序中定义的div_par参数决定,更改该参数可以实现相应的波特率。程序当前设定的div_par 的值 是0x104,对应的波特率是9600。用一个8倍波特率的时钟将发送或接受每一位bit的周期时间划分为8个时隙以使通 信同步-The mod
uart-to-GPIO.vhd
- -- Filename ﹕ uart.vhd -- Author ﹕ZRtech -- Descr iption ﹕串口接收与发送程序 -- 本模块的功能是验证实现和PC机进行基本的串口通信的功能。需要在PC机上安装一个串口调试工具来验证-- 程序的功能。程序实现了一个收发一帧10个bit(即无奇偶校验位)的串口控制器,10个bit是1位起始位-- 8个数据位,1个结束位。串口的波特律由程序中定义的div_par参数决定,更改该参数可以实现相应的波-- 特率。程序当前设定的div_
verilog-up-counter
- Verilog code for 4 bit Sync Up Counter
arm-ccn
- Bit shifts and masks in these defines must be kept in sync with arm_ccn_pmu_config_set() and CCN_FORMAT_ATTRs below.
vpfe_types
- YCbCr - 16 bit with external sync.Logical object volume layer. This layer implements data striping (raid0).
lut3sym_1bitDiff_AccuSync_new0312
- 这个函数用于通信信号的一比特查分解调,并实现信号的同步-This function is used to check one bit of the communication signal decomposition tune and sync signals
c8051f020-ADS1248
- C8051F020驱动ads1248的源码;主要特性 ·具有 24 位分辨率、2 kSPS 数据速率以及 2.56 mW 功耗; ·4 组差动/7组单端输入 (ADS1248);2 组差动/3组单端输入 (ADS1247) ·50/60 Hz同步抑制模式; ·
DS90UR910
- TI公司的DS90UR910Q芯片数据手册,非常强大的视频数据串并转换芯片。-The DS90UR910Q is an interface bridge chip that recovers data the FPD-Link II serial bit stream and converts into a Camera Serial Interface (CSI-2) format compatible with Mobile Industry Processor Inter
STM32_NES_ppugba
- stm32f103 nes模拟器60帧有声音,声音播放可以是Timer+pwm+低通滤波器或者Timer+dac, 没做同步,声音有点怪怪的,望同好改进后上传。 现在这个做了同步的,声音好了很多(The STM32F103 NES emulator has 60 frames, and the sound playback can be Timer+pwm+, low pass filter, or Timer+dac, Do not sync, sounds a bit strange,