CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - cpld 频率计

搜索资源列表

  1. 课题:计数式数字频率的CPLD实现.rar

    1下载:
  2. 本设计的基本要求是以复杂可编程逻辑器件CPLD为基础,通过在EDA系统软件ispDesignExpert System 环境下进行数字系统设计,熟练掌握该环境下的功能仿真,时间仿真,管脚锁定和芯片下载。 本系统基本上比较全面的模拟了计数式数字频率计,广泛应用于工业、民用等各个领域,具有一定的开发价值。
  3. 所属分类:嵌入式/单片机编程

    • 发布日期:
    • 文件大小:429.53kb
    • 提供者:
  1. FrC

    0下载:
  2. 用单片机与CPLD做的等精度频率计,误差精确到十亿分之一
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:17.77kb
    • 提供者:zhouding
  1. pinlv

    0下载:
  2. 基于单片机与CPLD的 等精度频率计,VHDL语言
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:263.82kb
    • 提供者:王攀
  1. CPLD

    0下载:
  2. 针对超声波应用系统易受噪声干扰以及超声波信号的空间衰减现象影响, 从而要求 超声波传感器工作在其最佳特性的特点, 论证了驱动脉冲信号的控制精度对传感器工作特 性的影响, 给出了传感器驱动信号脉冲宽度与传感器频率之间的最佳关系式, 提出了采用复 杂可编程逻辑器件(CPLD) 产生传感器驱动控制信号的方法, 将该方法应用于一超声波流 量计测量系统中, 得到了比传统型单片机控制电路更好的控制精度和控制效果。
  3. 所属分类:WEB源码

    • 发布日期:2008-10-13
    • 文件大小:218.73kb
    • 提供者:李明
  1. S51+CPLD

    0下载:
  2. 基于等精度测量原理的频率计,AT89S52和CPLD,有详细注释。测量准确。
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:278.41kb
    • 提供者:MAZEMIN
  1. BasedonVHDLdesigndigitalfrequencyof

    0下载:
  2. 本文用VHDL在CPLD器件上实现一种8 b数字频率计测频系统,能够用十进制数码显示被测信号的频率,不仅能够测量正弦波、方波和三角波等信号的频率,而且还能对其他多种物理量进行测量。具有体积小、可靠性高、功耗低的特点。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:219.71kb
    • 提供者:xiaoju
  1. SignalAcquisitionSystemDesignandImplementation

    0下载:
  2. 随着社会的发展和科学技术的进步,现代社会对测量仪器的需 求越来越广,对仪器的性能要求也越来越高。在迅速发展的集成电 路技术和计算机技术的推动下,测量仪器也正发生巨大的变化。以 虚拟仪器为代表的新型测量仪器改变了传统仪器的思想,它们充分 利用计算机强大的软硬件功能,把计算机技术和测量技术紧密结合 起来。特别是基于计算机平台的各种测量仪器由于成本低、使用方 便等优点得到了更广泛的应用,在计算机普及率比较高的高等院校, 这种测量仪器对教学和科研都有重要的使用价值。 本文
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:2.28mb
    • 提供者:hjh
  1. cpld11245

    0下载:
  2. 主要介绍了等精度频率测量原理,该原理具有在整个测试频段内保持高精度频率 测量的优点 同时在该原理基础上,采用了Verilog HDL语言设计了高速的等精度测频 模块,并且利用EDA开发平台QUARTUS11 3 .0对CPLD芯片进行写人,实现了计数等 主要逻辑功能 还使用C语言设计了该等精度频率计的主控程序以提高测量精度。本设 计实现了对频率变化范围较大的信号进行频率测量,能够满足高速度、高精度的测频要 求。-Introduced, such as the accuracy
  3. 所属分类:Other systems

    • 发布日期:2017-03-28
    • 文件大小:313.24kb
    • 提供者:zhengwei
  1. freqm

    0下载:
  2. 以CPLD器件EPM7128SLC84-15为核心实现的简易数字频率计,采用在一定时间内对数字脉冲计数的方法,可直接测量TTL电平的数字脉冲信号的频率、周期和脉宽。其他一些信号可经过信号预处理电路变换后测量。 量程:1Hz~999999Hz 输入信号:(1)TTL电平数字脉冲信号;(2)方波/正弦波,幅度0.5~5V 显示:七段数码管显示频率(Hz)和周期/脉宽(us) 控制:两个拨码开关切换三种工作模式:测频率,测周期,测脉宽-Frequency Counter realize
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-09
    • 文件大小:1.01mb
    • 提供者:tom
  1. CPLD

    0下载:
  2. 在电子技术中,频率是最基本的参数之一,又与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。测量频率的方法有多种,其中电子计数器测量频率具有精度高、使用方便、测量迅速,以及便于实现测量过程自动化等优点,是频率测量的重要手段之一。在本次毕业设计中我们选择使用单片机来制作数字频率计,并在实际制作中采用了直接测频法。利用延时产生的时基门控信号来控制闸门,通过在单位时间内计数器记录下的脉冲个数计算出输入信号的频率,最终送入LCD中显示。这样制作出来的频率计不仅可以满足设计题
  3. 所属分类:Project Design

    • 发布日期:2017-04-05
    • 文件大小:188.32kb
    • 提供者:张林锋
  1. FPGA

    1下载:
  2. 基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序-FPGA-based design of digital frequency meter 11, the use of VHDL hardware descr iption language design, and EDA (electronic design automation) tools with
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:650.38kb
    • 提供者:董晨晨
  1. Cymometer

    2下载:
  2. Verilog 编写的频率计,使用8位LED作为显示,Quartus II 6.0的工程文件。保证好用,EPM240T的芯片。使用了66 的资源。-Written in Verilog frequency counter, using 8-bit LED as the display, Quartus II 6.0 of the project file. To ensure easy to use, EPM240T chips. 66 of the resources used.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:571.83kb
    • 提供者:石头
  1. plj

    0下载:
  2. 基于cpld 频率计程序,测量频率范围1Hz到99999Hz -On cpld frequency counter program, measurement frequency range of 1Hz to 99999Hz
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-17
    • 文件大小:149.17kb
    • 提供者:心蓝海
  1. frequency_counter2

    0下载:
  2. 频率计,通过单片机 CPLD共同实现对输入方波信号测频率,测量范围1—10Mhz,带数码管译码显示-Frequency counter, through the joint realization of single chip CPLD input square wave signal measured on the frequency, measurement range 1-10Mhz, with a digital display control decoding
  3. 所属分类:SCM

    • 发布日期:2017-04-10
    • 文件大小:1.45mb
    • 提供者:周文猛
  1. CPLD-basedfrequencymeter

    0下载:
  2. 基于CPLD的复杂多功能频率计设计,实现测周期,测频率测占空比的功能-CPLD-based multi-functional and so the design of precision digital frequency meter
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:654.52kb
    • 提供者:廖卫
  1. Frequency-counter

    0下载:
  2. 基于FPGA的频率计设计。通过FPGA运用、 HDL编程,利用FPGA(现场可编程门阵列)芯片设计了一个8位数字式等精度频率计,该频率计的测量范围为0-100MHZ,利用QUARTUS II集成开发环境进行编辑、综合、波形仿真,并下载到CPLD器件中,经实际电路测试,仿真和实验结果表明,该频率计有较高的实用性和可靠性。-Frequency counter FPGA-based design. By using FPGA, VHDL programming, the use of FPGA (fi
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:582.26kb
    • 提供者:吴亮
  1. jiandan28

    0下载:
  2. 基于VHDL的CPLD频率计,考虑节省资源的设计方案-Based on VHDL CPLD frequency meter, consider a resource-saving design
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-17
    • 文件大小:240.54kb
    • 提供者:张楼
  1. CPLD

    0下载:
  2. 基于CPLD的等精度频率计的单片机程序,用的是EPM5701T00C5芯片-Based on CPLD and other precision frequency of the SCM process, using EPM5701T00C5 chip
  3. 所属分类:Other Embeded program

    • 发布日期:2017-04-25
    • 文件大小:46.63kb
    • 提供者:李伟
  1. CPLD

    0下载:
  2. 数字频率计在FPGAEP4CE10F17C8上的功能实现和运用(Application of digital cymometer in FPGA)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-21
    • 文件大小:1mb
    • 提供者:羊羊排排
  1. 方案二

    0下载:
  2. 本系统是基于CPLD和单片机的一种用于信号频率周期、时间间隔和占空比测量的数字频率计,系统由AGC(自动增益控制)电路、宽带放大电路、高速比较电路实现有效值10mV/频率100MHz和处理显示部分组成,其中AGC电路实现幅度自动增益控制使放大后的信号幅度在一定的范围内保持一致,比较电路将前级电路输出的信号转换成CPLD,利用等精度测频原理,实现闸门时间1S的高精度测量。单片机通信处理数据并显示,数据表明,系统精度达到发挥部分要求。(This system is a CPLD microcontr
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-04-30
    • 文件大小:76kb
    • 提供者:小竹丶
« 12 3 »
搜珍网 www.dssz.com