搜索资源列表
shuziluoji
- 数字逻辑课程设计,基于EWB软件设计一个数字电子时钟,要求能实现十二进制和二十四禁止的转换,有秒时分的显示,用74160实现的-Digital logic design, EWB-based software to design a digital electronic clock, the requirements to achieve 10 and 24 the prohibition of binary conversion, the second night of the show, w
dzz
- 设计一个定时显示装置,用实验仪左侧的六个LED数码管显示时间,时间显示格式为24小时制。分秒值为59分55秒时开始报时,每秒钟蜂鸣器鸣叫一声,到整点报时停止。 74系列模块;8254模块;8259模块;8255模块。 在PD32实验模块中验证正确 8254每25ms刷新依次 Q_0、Q_1、Q_2、Q_3分别与Q0、Q1、Q2、Q3相连 P_0、P_1、P_2分别与P0、P1、P2相连 74: CS1接340H,CS2接360H GATE0接+5V,CLOCK0接1.
7219
- MAX7219+DS1302+74LS245数字钟,内附PROTEUS图!实物以通过-MAX7219+ DS1302+74 LS245 digital clock, enclosing PROTEUS map! In-kind through
shuzi
- 设计一个采用数字电路实现,对时,分,秒.数字显示的计时装置,周期为24小时,显示满刻度为23时59分59秒,并具有校时功能和报时功能的数字电子钟。电路主要采用中规模集成电路.本系统的设计电路由脉冲逻辑电路模块、时钟脉冲模块、时钟译码显示电路模块、整电报时模块、校时模块等部分组成。采用电池作电源,采用低功耗的芯片及液晶显示器,发生器使用石英晶振、计数振荡器CD4060及双D触发器74LS74,计数器采用同步双十进制计数器74LS160,锁存译码器是74LS248,整电报时电路用74LS74,74L
74164
- 使用P1.0,P1.1作为74164串行输入数据线和时钟线,74164的输出接数码管的段码,P1.2接一位数码管的位选码,在一位数码管上轮流显示数字0~F。-Use P1.0, P1.1 as 74,164 serial input data and clock lines, 74,164 digital output segment access code, P1.2 bit then choose a digital code, in turn displayed on a digital
18073609
- 利用两片74160制成的24/12进制计数器,可以作为数字钟的一部分-Made use of two 74 160 24/12 binary counter, digital clock can be used as part of
ClockforProtues
- 在protues7.0下采用74190设计的一个数字钟,有报时功能!仅供交流参考!-Used under 74,190 in protues7.0 design of a digital clock with chime! Only exchange information!