搜索资源列表
c_xapp753
- 使用 EMIF 将 Xilinx FPGA与 TI DSP 平台接口
FIFO_EMIF.rar
- 实现FPGA通过EMIF总线给DSP定期发送数据的功能,FPGA implementation through the EMIF bus regularly send data to the DSP function
EMIF_COM.rar
- 实现FPGA与DSP之间通信的接口,利用DSP的标准EMIF接口,the interface for TI DSP and Xilinx s FPGAs
cis_100dpi_dsp
- 程序实现了采用CIS+AD9822+FPGA的结构形式对人民币进行采集。然后把采集到得数据通过EMIF接口传送给DSP。已通过调试-Program implements the use of CIS+ AD9822+ FPGA structure in the form of the RMB is collected. Then the data collected was transmitted through the EMIF interface to the DSP. Has passed
XilinxisdisclosingthisSpecification
- Xilinx is disclosing this Specification ? 第 1 章“EMIF 概述”,概述 Texas Instruments EMIF。 ? 第 2 章“Virtex-II 系列或 Spartan-3 FPGA 到 EMIF 的设计”描述将 TI TMSC6000 EMIF 连接到 Virtex?-II 系列或 Spartan?-3 FPGA 的实现。 ? 第 3 章“Virtex-4 FPGA 到 EMIF 的设计” 描述将 TI TMS320C6
write_io
- DSP EMIF 扩展io程序 DSP EMIF 扩展io程序-DSP EMIF procedures to expand io expansion io procedures DSP EMIF
write_rd
- 关于VHDL的 关于DSP的 emif-On VHDL on the DSP s EMIF
video_process_base_on_DSPandFPGA
- 基于高速数字信号处理器(DSP) 和大规模现场可编程门阵列( FPGA) ,成功地研制了小型 化、低功耗的实时视频采集、处理和显示平台. 其中的DSP 负责图像处理,其外围的全部数字逻辑功能都集成在一片FPGA 内,包括高速视频流FIFO、同步时序产生与控制、接口逻辑转换和对视频编/ 解码器进行设置的I2 C 控制核等. 通过增大FIFO 位宽、提高传输带宽,降低了占用EMIF 总线的时间 利用数字延迟锁相环逻辑,提高了显示接口时序控制精度. 系统软件由驱动层、管理层和应用层组成,使得硬件管
EMIF
- A code for dsp6416 in CCSv3.1 that represent the use with EMIF.
xapp753
- FPGA Interface to the TMSC6000 DSP Platform Using EMIF
DSP-External-Memory-Interface-Module
- EMIF是DSP嵌入式系统中重要的外扩接口,往往连接大容量/高速存储器、并行AD/DA、外扩特殊功能芯片,甚至连接FPGA或者ASIC。-EMIF is a DSP embedded system is an important external expansion interface, often connect large-capacity/high-speed memory, parallel AD/DA, outside the extended special function chi
emif
- EMIF字符型设备驱动,实现了dm368与FPGA之间的通信,把FPGA当着dm368的一个ram往里面写数据和向外发数据。-The driver of EMIF .
EMIF
- EMIF接口调试代码,使用的是Verilog语言,FPGA与DSP通信,测试成功-EMIF interface debugging code that USES the Verilog language, FPGA and DSP communication, testing success
emif
- configure for emif-fpga
emif
- 异步EMIF接口,16bit,FPGA程序。-asynchronous emif,16bit,FPGA program
EMIF
- 这是DSP的EMIF总线和FPGA通信的实例,已经测试能用-This is DSP EMIF bus and FPGA communication as an example, has been testing can be used
emifa_ram
- 基于EMIF 的ram空间程序设计,适合fpga和新手(EMIF based RAM space programming, suitable for FPGA and novices)
emif
- fpga emif 通信接口软件设计基于fpga(FPGA EMIF communication interface software design based on FPGA)
使用 EMIF 将 Xilinx FPGA 与 TI DSP 平台接口
- 使用 EMIF 将 Xilinx FPGA 与 TI DSP 平台接口(D:\bootstrap\ce8c548c2a73a823101bfd000ce9d9e3)
国产FPGA参考设计IPCORE_UART_example_M5&M7
- 国产FPGA的UART参考设计IPCORE源代码。 The IP provides two kinds of simplified interface connected to EMIF bus and AHB bus for communication with 8051 core and ARM core.The two kinds of interface are full-duplex serial communication interface. Support programmabl