搜索资源列表
jesd204b
- 高速Serdes接口协议规范,包括电器层,传输层,数据链路层。传输层包括组帧方式,加扰,字节替换等内容,数据链路层包括Tx和Rx设备的握手通信协议-Speed Serdes interface protocol specifications, including electrical layer, transport layer, data link layer. Transport layer including group frame mode, scrambli
JESD204B-paper
- JESD204B接口论文资料,可以帮助在FPGA内完成设计,省去阅读英文资料的麻烦。-The paper of JESD204B interface which help you design on FPGA.
jesd204
- xilinx平台 jesd204核例化使用示例(Xilinx platform jesd204 core example of the use demo)
Avgt_jesd204b_ad9250_ed
- 基于avgt开发板的jesd204b源代码,需要安装Quartus软件(Avgt development board based on the jesd204b source code)
help_lib
- 1.JESD204B协议 2.Xilinx的JESD204B phy 核手册 3.Xilinx的JESD204B rx_tx 核手册7.1 4.Xilinx的JESD204B rx_tx 核手册7.2 5.verilog实现串口发送(1.JESD204B protocol 2.Xilinx JESD204B PHY core manual 3.Xilinx JESD204B rx_tx core manual 7.1 4.Xilinx JESD204B rx_tx core man
jesd204_0_ex
- jesd204b接收部分程序和带仿真历程(Jesd204b receiving part program and simulation process)
Xilinx
- 2020 XILINX Vivado ISE IP License最全最可靠License获取方式。 LDPC, CPRI, Turbo, Polar, JESD204B/C HDMI1.4/2.0, MIPI CSI-2, MIPI DSI AXI CAN AXI USB2.0 SD Card Host Reed-Solomon Decoder/Encoder 10G Enthernet MAC 25G Enthernet MAC 40G Enthernet MA
JESD204B-Survival-Guide
- 204b ip 官方使用手册, 原理介绍等(204b IP official user manual, principle introduction, etc)
射频仿真系统
- 在雷达信号处理机的设计研发过程中,为了保证系统的性能指标要求,往往需要 进行大量的外场测试试验。本文针对雷达信号处理机在测试过程中所必需面对的测试 周期长、测试场景选择困难、测试投入经费过高等问题,设计研发了一款高性能、小 型化的雷达回波模拟器,该雷达回波模拟器采用全可编程片上系统(All Programmable SoC)ZYNQ-7000 作为主控核心单元,采用高性能数据转换串行接口 JESD204B 进行 数据传输。针对不同应用场景和不同体制的雷达信号处理机,分别对高性能 DA