CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - pll Synthesizer

搜索资源列表

  1. DDScom

    1下载:
  2. 直接式数字锁相环频率合成器.用ELANIX公司SYSTEMVIEW运行.-direct digital PLL frequency synthesizer. SYSTEMVIEW ELANIX companies with operations.
  3. 所属分类:邮电通讯系统

    • 发布日期:2008-10-13
    • 文件大小:1.67kb
    • 提供者:a
  1. MC145163PDDS

    0下载:
  2. MC145163P型锁相频率合成器的原理与应用-MC145163P - PLL frequency synthesizer and application of the principle
  3. 所属分类:操作系统开发

    • 发布日期:2008-10-13
    • 文件大小:332.08kb
    • 提供者:zxd
  1. MC145159PLL

    0下载:
  2. 基于MC145159的PLL频率合成器设计与实现 介绍了锁相环路频率合成器的基本原理,分析了集成锁相环芯片M C 145159的工作特性,给出了集成锁相环芯片M C 145159的一个应用实例,为高频频率合成器的设计提供了一个较好的思路.测试结果证明了设计的合理性与实用性,系统频率稳定度优于10-7.-MC145159 PLL frequency synthesizer design and realization of PLL frequency synthesizer the basic
  3. 所属分类:软件工程

    • 发布日期:2014-01-15
    • 文件大小:187.82kb
    • 提供者:liming
  1. A.spur-free.fractional-N.pll

    1下载:
  2. A new PLL topology and a new simplified linear model are presented. The new fractional-N synthesizer presents no reference spurs and lowers the overall phase noise, thanks to the presence of a SampleJHold block. With a new simulation methodology it i
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:230.98kb
    • 提供者:谢振
  1. 发射部分采用锁相环式频率合成器技术

    0下载:
  2. 发射部分采用锁相环式频率合成器技术, MC145152和MC12022芯片组成锁相环,将载波频率精确锁定在35MHz,输出载波的稳定度达到4×10-5,准确度达到3×10-5,由变容二极管V149和集成压控振荡器芯片MC1648实现对载波的调频调制;末级功放选用三极管2SC1970,使其工作在丙类放大状态,提高了放大器的效率,输出功率达到设计要求。,Part of the launch phase-locked loop frequency synthesizer using technolog
  3. 所属分类:其他小程序

    • 发布日期:2017-03-27
    • 文件大小:1.98kb
    • 提供者:李伟
  1. PhaseNoise.rar

    0下载:
  2. 小数分频技术解决了锁相环频率合成器中的频率分辨率和转换时间的矛盾, 但是却引入了严重的相位噪声, 传统的相位补偿方法由于对Aö D 等数字器件的要求很高并具有滞后性实现难度较大。$2 调制器对噪声具有整形的功 能, 因而将多阶的$2 调制器用于小数分频合成器中可以很好地解决他的相位噪声的问题, 大大促进了小数分频技术的 发展和应用。文章最后给出了在GHz 量级上实现的这种新型小数分频合成器的应用电路, 并测得良好的相噪性能。,Fractional-N technology to s
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:279.79kb
    • 提供者:朱成发
  1. LMX2306

    1下载:
  2. LMX2306在锁相环式频率合成器中应用。-LMX2306 PLL Frequency Synthesizer in the application.
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-02
    • 文件大小:267.46kb
    • 提供者:小刀
  1. 111

    1下载:
  2. 数字鉴相器,数字锁相环频率合成系统FPGA的实现,很有借鉴价值-Digital phase detector, digital PLL frequency synthesizer system FPGA realization of referential value
  3. 所属分类:Project Design

    • 发布日期:2017-04-05
    • 文件大小:52.62kb
    • 提供者:颜小山
  1. Aidio

    0下载:
  2. 摘要:应用CXA1019S芯片完成接收机混频、中放、解调等的设计,并用芯片BU2614以PLL 频率合成的方法产生稳定的本振和控制输入调谐回路的谐振频率,从而实现电调谐。单片机采用 MCS-51系列对频率合成器BU2614进行控制,加上键盘、显示和存储器电路,可实现多种程控搜 索、电台存储等功能。-Abstract: The complete receiver chip CXA1019S mixer, amplifier, demodulator, such as design, a
  3. 所属分类:Document

    • 发布日期:2017-03-31
    • 文件大小:169.05kb
    • 提供者:谢运军
  1. FrequencySynthesisbyPhaseLock

    0下载:
  2. 书籍频综和锁相环的Matlab源代码,对频综和锁相环的设计很有帮助;-Books PLL Frequency Synthesizer and the Matlab source code for PLL Frequency Synthesizer Design and helpful
  3. 所属分类:matlab

    • 发布日期:2017-04-17
    • 文件大小:488.46kb
    • 提供者:wujianfeng
  1. ADF4360-7(350-1800)

    0下载:
  2. 介绍了ADF4360-8芯片的功能、内部结构、引脚排列及典型的应用电路及其评估板。ADF4360-8是集成的整数N合成器和压控振荡器(VCO)。芯片内嵌一个基准输入部分、N计数器和R计数器、相位频率检波器(PFD)和充电泵、多路复用器和锁定检波器、输入移位寄存器、控制锁存器、N计数锁存器、R计数锁存器。它可用于产生系统时钟,作为测试设备,用于无线局域网(LAN),作为闭路电视(CATV)设备。ADF4360-8EB1评估板可以让用户评估ADF4360-8频率合成器PLL的性能。 -Intro
  3. 所属分类:Internet-Socket-Network

    • 发布日期:2017-03-29
    • 文件大小:390.75kb
    • 提供者:庄乾章
  1. dds9851

    0下载:
  2. 本文主要介绍的是采用直接数字频率合成的短波信号发生器,它主要以微电脑控制部分、直接数字频率合成(DDS)部分、数字锁相环频率合成部分、背光液晶显示部分、功率放大部分等组成。该软件系统采用菜单形式进行操作,操作方便明了,增加了很多功能。它通过启动DDS后,把内存缓存区的数据送到DDS后输出相应的频率,并把数据转换为BCD码,送到液晶显示器进行显示。该系统输出稳定度、精度极高,适用于当代的尖端的通信系统和精密的高精度仪器。-This paper describes the use of direct
  3. 所属分类:Project Manage

    • 发布日期:2017-03-28
    • 文件大小:456.42kb
    • 提供者:xiang
  1. ddfsdemo

    0下载:
  2. 直接数字频率合成器(Direct Digital Frequency Synthesizer:DDFS)的VHDL程序,开发环境是QuartusII,系统时钟为50MHz,由PLL产生DDFS的工作时钟166.67MHz,地址位宽为24位,频率字为20,相位字为10,RAM用于存储查找表,其地址位宽为10,数据位宽为8。-Direct Digital Frequency Synthesizer ( DDFS) of the VHDL program, the development enviro
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:632.46kb
    • 提供者:力文
  1. Deltaementation

    0下载:
  2. Delta_Sigma调制 锁相频率合成器的设计与实现-Delta_Sigma modulation PLL Frequency Synthesizer Design and Implementation
  3. 所属分类:DSP program

    • 发布日期:2017-04-16
    • 文件大小:459.41kb
    • 提供者:bt
  1. pll

    1下载:
  2. 基于simulink的频率合成器实现,可实现小数分频-Simulink-based frequency synthesizer implemented to achieve fractional
  3. 所属分类:matlab

    • 发布日期:2017-04-07
    • 文件大小:7.29kb
    • 提供者:杨冠楠
  1. DPLL

    1下载:
  2. 数字锁相环频率合成器的设计,鉴相器、环路滤波器、数控振荡器、反馈分频器-Digital PLL frequency synthesizer, phase detector, loop filter, NCO, feedback divider
  3. 所属分类:Communication

    • 发布日期:2017-03-27
    • 文件大小:779.95kb
    • 提供者:taotao
  1. dds-pll

    0下载:
  2. 0245、DDS-PLL组合跳频频率合成器.rar-0245, the combination of DDS-PLL frequency hopping frequency synthesizer.Rar
  3. 所属分类:Software Testing

    • 发布日期:2017-04-01
    • 文件大小:98.78kb
    • 提供者:许先生
  1. Fast-Switching-PLL-Synthesizer

    0下载:
  2. A 10μs Fast Switching PLL Synthesizer for a GSM/EDGE Base-Station.介绍快速跳频锁相环的非常好的一篇文章!-A 10μs Fast Switching PLL Synthesizer for a GSM/EDGE Base-Station.A very good article on the fast frequency hopping phase-locked loop is introduced!
  3. 所属分类:Project Design

    • 发布日期:2017-04-30
    • 文件大小:165.52kb
    • 提供者:meng
  1. A7302_01_Reference code for A7302B

    0下载:
  2. A7302C是一个非常易于使用的CMOS射频发射机子1 ghz许可免费ISM波段(315/433MHz)。 这是一个fsk/ask与四步可编程单片射频发射机,功率放大(max 10 dbm @ 433 mhz)。 这个设备集成了一个完全压控振荡器和锁相环合成器。(A7302C is a very easy to use CMOS RF transmitter with 1 GHz licensed free ISM band (315/433MHz). This is a fsk/ask and
  3. 所属分类:其他

    • 发布日期:2018-05-03
    • 文件大小:452kb
    • 提供者:knoe
  1. 锁相环频率合成

    0下载:
  2. 基于51单片机的锁相环频率合成器的设计。使用PLL集成芯片CD4046,可编程分频芯片CD4522(同MC14522),使用LCD1602显示,频率由按键输入。标准输入信号为1khz方波。(Design of PLL Frequency Synthesizer Based on 51 single chip microcomputer. Using PLL integrated chip CD4046, programmable frequency division chip CD4522 (M
  3. 所属分类:单片机开发

    • 发布日期:2018-05-03
    • 文件大小:52kb
    • 提供者:帅帅不菜
« 12 3 »
搜珍网 www.dssz.com