搜索资源列表
m16550a_verilog_rtl
- mentor UART IP verilog源码 以通过验证.-mentor UART IP verilog source to the test.
uart_IP
- altera 的uart ip核,可直接调用 在quartus中把库指向文件位置就可
uart8.zip
- 使用Libero提供的异步通信IP核实现UART通信,并附带仿真程序。UART设置为1位开始位,8位数据位,1位停止位,无校验。且UART发送自带2级FIFO缓冲,占用FPGA面积很小。,Libero provided the use of asynchronous communication IP core implementation UART communications, and incidental simulation program. UART is set to 1 to sta
STC89C51
- STC51系列的源码,包括ADC0832,TCP-IP,Web,18B20,DS1302,E2PROM,KEY,LCM1602,UART等程序。 -STC51 series of source code, including the ADC0832, TCP-IP, Web, 18B20, DS1302, E2PROM, KEY, LCM1602, UART other procedures.
uartvhdl
- VHDL语言实现的UART IP核,比较实用-VHDL language to achieve the UART IP core, more practical
uart_serial
- UART IP core in VHDL
UARTipcore
- 这是一个关于UART的IP核,用VHDL写的。经过本人的鉴证,非常实用并且写的非常好。-This is one of the IP core on the UART, using VHDL written. After my verification, very practical and very well written.
uart16550_latest[1].tar
- 开源UART IP核16550,该IP核兼容16550 UART,具有Modem功能,完全可编程的串行接口具有可设置的字符长度、奇偶校验、停止位以及波特率生成器。-Open-source UART IP core 16550, the IP core is compatible with 16550 UART, with Modem function, fully programmable serial interface can be set up with a character lengt
fifoed_avalon_uart9.1_applicaton
- 用于Altera Avalon总线的、具有FIFO缓冲的Uart数据串口IP核以及应用于Nios2的、真正可运行的、容易移植的C代码。-Fifoed avalon uart IP core and C code for the IP core.
FPGA_RS232
- 为增加系统稳定性,减小电路板面积,提出一种基于FPGA的异步串行口IP核设计。该设计使用VHDL硬件描述语言时接收和发送模块在Xilinx ISE环境下设计与仿真。最后在FPGA上嵌入UART IP核实现电路的异步串行通信功能。该IP核具有模块化、兼容性和可配置性,可根据需要实现功能的升级、扩充和裁减。-In order to increase system stability, reduce board space, presents a FPGA-based asynchronous ser
UART_IP_core_for_wishbone
- 基于wishbone总线的UART IP core-UART IP core based on Wishbone, generated in Verilog HDL.
UART
- 用硬件描述语言实现的uart的IPcore,有详细的注释和测试文件-Hardware descr iption language of the H.264 encoder, detailed notes and test files
uart
- uart IP CORE Verilog quartus-uart IP CORE Verilog quartusii
FIFOED_UART
- CAL_UART核verilog源码,带FIFO,FIFO深度可设置。-fifoed uart ip core. cal_uart.
UART-WIFI
- Wifi模块为串口或TTL电平转WIFI通信的一种传输转换产品,Uart-Wifi 是基于Uart接口的符合wifi无线网络标准的嵌入式模块,内置无线网络协议IEEE802.11协议栈以及TCP/IP协议栈,能够实现用户串口或TTL电平数据到无线网络之间的转换。通过九汉科技Uart-Wifi模块M-600,使传统的串口设备也能轻松接入无线网络-Wifi module TTL level serial port or a switch to WIFI communication transmiss
UART
- SOPC的UART异步通信,这是一个完整的工程,以帮助理解ip核的配置。-please,thank you!
uart-IP-Core
- 串口的FPGA VHDL的IP核 可以直接调用使用-Serial FPGA VHDL IP core can be called directly use
UART
- 1.UART是一个UART的IP核,在其它的程序中可以直接的调用的,波特率是9600.-Is 1.UART a UART IP core can directly call the other program, the baud rate is 9600.
UART-IP-based-on-queue
- 基于队列传输的UART的IP核程序,已调试可直接使用。-Queue-based transmission of UART IP core procedures have been debugging can be used directly.
RX_IP_Source
- 串口接收ip核,配合 nios 使用,减少cpu资源开支。(uart receive TX_IP_Source)