搜索资源列表
my_fifo_vhdl
- XILINX的FPGA实现的双口ram源码,可作为dsp\\SDRAM和pci桥接作用,可直接使用,实际工程通过。-XILINX FPGA Implementation of the dual-port ram source, as dsp \\ SDRAM and pci bridge, and can be used directly, through practical projects.
FCRAM_controller__xilinx
- 开发环境ise6+,fcram快速循环ram,这个市控制器源代码,xilinx提供
dualporttst-1_0
- xilinx 开发板原程序,双口RAM控制
ddr_reader
- xilinx fpga 的 micoblaze 下的 ddr ram 读程序
bootloader_elf_from_flash
- 原创作品,真正可用的超小型 bootloader。将存于norflash里的elf文件装入ram运行,比xilinx提供的bootloader好用多了,至少可以节省你1周的时间. 嵌入式系统用 edk powerpc 或 microblaze 通用-Original works, the real availability of ultra-small bootloader. load .elf from Norflash move into the ram to run, more usefu
dpram
- FPGA实现双口RAM的工程文件,直接拿ISE打开即可,或者找里面的.VHD文件也可以-FPGA dual RAM
BlockRAM
- xilinx BlockRAM 级联,利用Xilinx原语(非IP Core),更大灵活性-xilinx BlockRAM cascade, using Xilinx primitive (non-IP Core), greater flexibility
sdram_vhd_134
- Xilinx Sdram控制器VHDL源代码-Sound code of Xilinx Sdram Controller based on VHDL
my_ram_vhdl
- how to infer ram for fpga altera xilinx
RAM
- 用VHDL编写一个字长16位,容量128B的RAM控制实现程序,并进行设计综合和功能模拟 。含源程序,及实验要求。适合初学者学习使用。-VHDL prepared with a 16-bit word length, 128B of the RAM capacity to achieve process control and design of analog integrated and functional. Containing source code, and experimental
dds_easy
- 直接频率合成DDS模块的ise工程,可以直接下载,在Spartan3/Spartan3E上验证通过。该DDS模块可以产生双通道的不同频率的正弦波,也可以产生同频的任意相位差的相移波形。本模块累加器位数为32位,可以产生12位相位精度12位量化精度的正弦波。该设计例化一个Block Ram,为节省储存空间仅需要储存1/4周期的数据。根据需要,可以重新修改数据,改变波形。-DDS direct frequency synthesizer module ,ise project, can be dir
TechXclusives-ReconfiguringBlockRAMs
- Xilinx FPGA block RAM reconfig via JTAG
TechXclusives-UsingLeftoverMultipliersandBlockRAM
- Xilinx FPGA using leftover multipliers and block RAM
dpRam1
- Dual port ram design project developed in Xilinx using VHDL
blk_write
- verilog 块ram写入操作 fpga xilinx ip core-Verilog block_ram module fpga xilinx ip core
FPGA-Prototyping-by-VHDL-Examples---Xilinx-Sparta
- FPGA prototyping by VHDL examples include FIFO,RAM,ROM,filters, registers and others-FPGA prototyping by VHDL examples include FIFO,RAM,ROM,filters, registers and others
mypro_synfifo
- 基于IP核RAM的同步fifo设计,工程使用Xilinx的开发软件ISE-RAM-based synchronization fifo IP core design, engineering, software development using Xilinx ISE
[FPGA] RAM数据读取-VGA显示
- 依托Xilinx平台,开发的数据读取显示程序,爱好者可以将该段程序嵌入到系统平台中,用于对采集到的数据进行显示。此外,通过添加接口模块,可以实现附带功能
pg058-blk-mem-gen
- blockram的手册,适合开发者使用是xilinx的(Blockram manual, suitable for developers to use, is Xilinx)