资源列表
aui
- devC++开发的一个通用界面 控件齐全,可轻易移植到Linux, MACOS等其他操作系统上
LISBinaryS
- LIS binary Search o(nlogn)
4.70.0.1215__WININET
- 是一个mac地址,供大家分析研究使用,建议开放下载。
ADOdatabase
- ado连接数据库 详细介绍了vc连接数据库的技术
Backup
- IOCP测试的例子,不可多得的例子.在visual2005下测试通过.
system
- 在TC下的程序源代码!~《学生成绩查询系统》
ImageViewer
- ImageViewer 可以用来打开、查看图片
statuscomarition
- 该模块的工作原理是把来自并行输入与状态控制模块的两组并行输出信号进行高低为对应的电平比较。 若对应状态相同则输出为1,否则为0。图中A0-A9为A组并行码;clk0为时钟信号,z为比较输出。
stasus1-counting
- 连1状态计数器与输出控制电路的功能有两个:一个是对状态比较器输出的连1状态进行计数,当计数器的计数量达到设置值是,计数器输出为1,并控制“并行输入与状态控制”电路,使各并行输出位置“0”。这样,状态比较起的各输入位皆为“0”,则其输出为“0”,表示状态已同步;若状态不同步,则连“1”计数器的输出始终为“0”。 连“1”计数器的另一个功能是:当其输出为1时,才使误码计数其进行计数。若在整个系统已同步后,出现了状态失步,则通过图中的误码统计与门限检测电路的输出状态控制连1计数器。en端的信号来
Mov9
- 本工程实现的是9位义位与串并变换模块 具体工作过程是: 在时钟CLK的上升沿触发下,从inp端输入接收m序列,按顺序inp->A9->A8->...->A0进行意味,同时把A9,A8,...A0的输出分别给B9,B8,B7,...从而完成串并转换的功能。Q端的信号取自A0的输出短,作为一位4位后的串行m序列信号。 clk为输入时钟信号;inp为接收序列信号输入;Q为串行序列输出;B0~B3为四位并行序列输出。
bumb
- 一个用VB编写的地雷游戏,模仿WINDOWS自带的扫雷游戏
clearsticon
- 清除无效的托盘图标源码。在托盘编程中,非常有用。