资源列表
PIDC
- 处理程序,在使用单片机作为控制cpu时,请稍作简化,具体的PID参数必须由具体对象通过实验确定。由于单片机的处理速度和ram资源的限制,一般不采用浮点数运算,而将所有参数全部用整数,运算 到最后再除以一个2的N次方数据(相当于移位),作类似定点数运算,可大大提高运算速度,根据控制精度的不同要求,当精度要求很高时,注意保留移位引起的“余数”,做好余数补偿。这个程序只是一般常用pid算法的基本架构,没有包含输入输出处理部分。 -handling procedures, the use of
cpldand8051
- cpld与单片机8051的通信的设计方法 以及cpld和单片机的端口对应-cpld and SCM 8051 communication methods and the design and cpld corresponding port MCU
clock24
- 这是一个数字时钟的Verilog程序 仿真通过 能实现秒 分 时 计时-This is a digital clock Verilog simulation process can be achieved through the TDM time seconds
MSP430x41xF42x
- MSP430x41x, MSP430F42x.zip
MSP430F42x0
- MSP430F42x0.zip c语言 例程打包-MSP430F42x0.zip c language routines packing
MSP430FG461x
- MSP430FG461x.zip c语言 例程打包-MSP430FG461x.zip c language routines packing
MSP430F43x44x
- MSP430F43x, MSP430F44x.zip c语言 例程-MSP430F43x, MSP430F44x.zip c Language Programming
s3c2440-USB-src
- 三星2440 ARM USB驱动 源代码-2440 USB driver source code
22X
- msp430 22x c语言 编程例程-Controller 19x c programming language routines
s3c2440-can-src
- 三星2440 ARM CAN总线驱动 源代码-Samsung 2440 ARM CAN bus driver source code
my_fifo_vhdl
- XILINX的FPGA实现的双口ram源码,可作为dsp\\SDRAM和pci桥接作用,可直接使用,实际工程通过。-XILINX FPGA Implementation of the dual-port ram source, as dsp \\ SDRAM and pci bridge, and can be used directly, through practical projects.
s3c2440-camera-src
- 三星2440 ARM 摄像头视频 驱动 源代码-Samsung video camera driver source code