文件名称:clock
-
所属分类:
- 标签属性:
- 上传时间:2012-11-16
-
文件大小:2.62mb
-
已下载:0次
-
提 供 者:
-
相关连接:无下载说明:别用迅雷下载,失败请重下,重下不扣分!
介绍说明--下载内容来自于网络,使用问题请自行百度
实现多功能电子表,含有闹铃,时间精确到毫秒-Achieve multi-functional electronic watch, with alarm, time, milliseconds
相关搜索: VHDL-FPGA-Verilog
(系统自动生成,下载前可以参看下载内容)
下载文件列表
VHDL1/
VHDL1/alarm(1).cnf
VHDL1/alarm(2).cnf
VHDL1/alarm(3).cnf
VHDL1/alarm(4).cnf
VHDL1/alarm.acf
VHDL1/alarm.cnf
VHDL1/alarm.fit
VHDL1/alarm.hex
VHDL1/alarm.hif
VHDL1/alarm.mmf
VHDL1/alarm.ndb
VHDL1/alarm.pin
VHDL1/alarm.pof
VHDL1/alarm.rpt
VHDL1/alarm.snf
VHDL1/alarm.sof
VHDL1/ALARM.sym
VHDL1/alarm.ttf
VHDL1/alarm.vhd
VHDL1/alarm_ring2(1).cnf
VHDL1/alarm_ring2(10).cnf
VHDL1/alarm_ring2(2).cnf
VHDL1/alarm_ring2(3).cnf
VHDL1/alarm_ring2(4).cnf
VHDL1/alarm_ring2(5).cnf
VHDL1/alarm_ring2(6).cnf
VHDL1/alarm_ring2(7).cnf
VHDL1/alarm_ring2(8).cnf
VHDL1/alarm_ring2(9).cnf
VHDL1/alarm_ring2.acf
VHDL1/alarm_ring2.cnf
VHDL1/alarm_ring2.fit
VHDL1/alarm_ring2.hex
VHDL1/alarm_ring2.hif
VHDL1/alarm_ring2.mmf
VHDL1/alarm_ring2.ndb
VHDL1/alarm_ring2.pin
VHDL1/alarm_ring2.pof
VHDL1/alarm_ring2.rpt
VHDL1/alarm_ring2.snf
VHDL1/alarm_ring2.sof
VHDL1/ALARM_RING2.sym
VHDL1/alarm_ring2.ttf
VHDL1/alarm_ring2.vhd
VHDL1/biao(1).cnf
VHDL1/biao(10).cnf
VHDL1/biao(11).cnf
VHDL1/biao(12).cnf
VHDL1/biao(13).cnf
VHDL1/biao(14).cnf
VHDL1/biao(15).cnf
VHDL1/biao(16).cnf
VHDL1/biao(17).cnf
VHDL1/biao(18).cnf
VHDL1/biao(19).cnf
VHDL1/biao(2).cnf
VHDL1/biao(20).cnf
VHDL1/biao(21).cnf
VHDL1/biao(22).cnf
VHDL1/biao(23).cnf
VHDL1/biao(24).cnf
VHDL1/biao(25).cnf
VHDL1/biao(26).cnf
VHDL1/biao(27).cnf
VHDL1/biao(28).cnf
VHDL1/biao(3).cnf
VHDL1/biao(4).cnf
VHDL1/biao(5).cnf
VHDL1/biao(6).cnf
VHDL1/biao(7).cnf
VHDL1/biao(8).cnf
VHDL1/biao(9).cnf
VHDL1/biao.acf
VHDL1/biao.cnf
VHDL1/biao.fit
VHDL1/biao.gdf
VHDL1/biao.hex
VHDL1/biao.hif
VHDL1/biao.mmf
VHDL1/biao.ndb
VHDL1/biao.pin
VHDL1/biao.pof
VHDL1/biao.rpt
VHDL1/biao.scf
VHDL1/biao.snf
VHDL1/biao.sof
VHDL1/biao.sym
VHDL1/biao.ttf
VHDL1/clock1(1).cnf
VHDL1/clock1(2).cnf
VHDL1/clock1(3).cnf
VHDL1/clock1(4).cnf
VHDL1/clock1.acf
VHDL1/clock1.cnf
VHDL1/clock1.fit
VHDL1/clock1.hex
VHDL1/clock1.hif
VHDL1/clock1.mmf
VHDL1/clock1.ndb
VHDL1/clock1.pin
VHDL1/clock1.pof
VHDL1/clock1.rpt
VHDL1/clock1.snf
VHDL1/clock1.sof
VHDL1/CLOCK1.sym
VHDL1/clock1.ttf
VHDL1/clock1.vhd
VHDL1/LIB.DLS
VHDL1/second_clk(1).cnf
VHDL1/second_clk(2).cnf
VHDL1/second_clk(3).cnf
VHDL1/second_clk(4).cnf
VHDL1/second_clk.acf
VHDL1/second_clk.cnf
VHDL1/second_clk.fit
VHDL1/second_clk.hex
VHDL1/second_clk.hif
VHDL1/second_clk.mmf
VHDL1/second_clk.ndb
VHDL1/second_clk.pin
VHDL1/second_clk.pof
VHDL1/second_clk.rpt
VHDL1/second_clk.snf
VHDL1/second_clk.sof
VHDL1/SECOND_CLK.sym
VHDL1/second_clk.ttf
VHDL1/second_clk.vhd
VHDL1/time_set1(1).cnf
VHDL1/time_set1(2).cnf
VHDL1/time_set1(3).cnf
VHDL1/time_set1(4).cnf
VHDL1/time_set1.acf
VHDL1/time_set1.cnf
VHDL1/time_set1.fit
VHDL1/time_set1.hex
VHDL1/time_set1.hif
VHDL1/time_set1.mmf
VHDL1/time_set1.ndb
VHDL1/time_set1.pin
VHDL1/time_set1.pof
VHDL1/time_set1.rpt
VHDL1/time_set1.scf
VHDL1/time_set1.snf
VHDL1/time_set1.sof
VHDL1/TIME_SET1.sym
VHDL1/time_set1.ttf
VHDL1/time_set1.vhd
VHDL1/trans_input2(1).cnf
VHDL1/trans_input2(2).cnf
VHDL1/trans_input2(3).cnf
VHDL1/trans_input2(4).cnf
VHDL1/trans_input2.acf
VHDL1/trans_input2.cnf
VHDL1/trans_input2.fit
VHDL1/trans_input2.hex
VHDL1/trans_input2.hif
VHDL1/trans_input2.mmf
VHDL1/trans_input2.ndb
VHDL1/trans_input2.pin
VHDL1/trans_input2.pof
VHDL1/trans_input2.rpt
VHDL1/trans_input2.scf
VHDL1/trans_input2.snf
VHDL1/trans_input2.sof
VHDL1/TRANS_INPUT2.sym
VHDL1/trans_input2.ttf
VHDL1/trans_input2.vhd
VHDL1/U0140263.DLS
VHDL1/U0572306.DLS
VHDL1/U1303658.DLS
VHDL1/U1379503.DLS
VHDL1/U1532903.DLS
VHDL1/U2052105.DLS
VHDL1/U2444400.DLS
VHDL1/U3538948.DLS
VHDL1/U4270168.DLS
VHDL1/U4391264.DLS
VHDL1/U4908298.DLS
VHDL1/U5716616.DLS
VHDL1/U5885385.DLS
VHDL1/U6209778.DLS
VHDL1/U6875715.DLS
VHDL1/U7781635.DLS
VHDL1/U9497018.DLS
VHDL1/U9734334.DLS
VHDL1/alarm(1).cnf
VHDL1/alarm(2).cnf
VHDL1/alarm(3).cnf
VHDL1/alarm(4).cnf
VHDL1/alarm.acf
VHDL1/alarm.cnf
VHDL1/alarm.fit
VHDL1/alarm.hex
VHDL1/alarm.hif
VHDL1/alarm.mmf
VHDL1/alarm.ndb
VHDL1/alarm.pin
VHDL1/alarm.pof
VHDL1/alarm.rpt
VHDL1/alarm.snf
VHDL1/alarm.sof
VHDL1/ALARM.sym
VHDL1/alarm.ttf
VHDL1/alarm.vhd
VHDL1/alarm_ring2(1).cnf
VHDL1/alarm_ring2(10).cnf
VHDL1/alarm_ring2(2).cnf
VHDL1/alarm_ring2(3).cnf
VHDL1/alarm_ring2(4).cnf
VHDL1/alarm_ring2(5).cnf
VHDL1/alarm_ring2(6).cnf
VHDL1/alarm_ring2(7).cnf
VHDL1/alarm_ring2(8).cnf
VHDL1/alarm_ring2(9).cnf
VHDL1/alarm_ring2.acf
VHDL1/alarm_ring2.cnf
VHDL1/alarm_ring2.fit
VHDL1/alarm_ring2.hex
VHDL1/alarm_ring2.hif
VHDL1/alarm_ring2.mmf
VHDL1/alarm_ring2.ndb
VHDL1/alarm_ring2.pin
VHDL1/alarm_ring2.pof
VHDL1/alarm_ring2.rpt
VHDL1/alarm_ring2.snf
VHDL1/alarm_ring2.sof
VHDL1/ALARM_RING2.sym
VHDL1/alarm_ring2.ttf
VHDL1/alarm_ring2.vhd
VHDL1/biao(1).cnf
VHDL1/biao(10).cnf
VHDL1/biao(11).cnf
VHDL1/biao(12).cnf
VHDL1/biao(13).cnf
VHDL1/biao(14).cnf
VHDL1/biao(15).cnf
VHDL1/biao(16).cnf
VHDL1/biao(17).cnf
VHDL1/biao(18).cnf
VHDL1/biao(19).cnf
VHDL1/biao(2).cnf
VHDL1/biao(20).cnf
VHDL1/biao(21).cnf
VHDL1/biao(22).cnf
VHDL1/biao(23).cnf
VHDL1/biao(24).cnf
VHDL1/biao(25).cnf
VHDL1/biao(26).cnf
VHDL1/biao(27).cnf
VHDL1/biao(28).cnf
VHDL1/biao(3).cnf
VHDL1/biao(4).cnf
VHDL1/biao(5).cnf
VHDL1/biao(6).cnf
VHDL1/biao(7).cnf
VHDL1/biao(8).cnf
VHDL1/biao(9).cnf
VHDL1/biao.acf
VHDL1/biao.cnf
VHDL1/biao.fit
VHDL1/biao.gdf
VHDL1/biao.hex
VHDL1/biao.hif
VHDL1/biao.mmf
VHDL1/biao.ndb
VHDL1/biao.pin
VHDL1/biao.pof
VHDL1/biao.rpt
VHDL1/biao.scf
VHDL1/biao.snf
VHDL1/biao.sof
VHDL1/biao.sym
VHDL1/biao.ttf
VHDL1/clock1(1).cnf
VHDL1/clock1(2).cnf
VHDL1/clock1(3).cnf
VHDL1/clock1(4).cnf
VHDL1/clock1.acf
VHDL1/clock1.cnf
VHDL1/clock1.fit
VHDL1/clock1.hex
VHDL1/clock1.hif
VHDL1/clock1.mmf
VHDL1/clock1.ndb
VHDL1/clock1.pin
VHDL1/clock1.pof
VHDL1/clock1.rpt
VHDL1/clock1.snf
VHDL1/clock1.sof
VHDL1/CLOCK1.sym
VHDL1/clock1.ttf
VHDL1/clock1.vhd
VHDL1/LIB.DLS
VHDL1/second_clk(1).cnf
VHDL1/second_clk(2).cnf
VHDL1/second_clk(3).cnf
VHDL1/second_clk(4).cnf
VHDL1/second_clk.acf
VHDL1/second_clk.cnf
VHDL1/second_clk.fit
VHDL1/second_clk.hex
VHDL1/second_clk.hif
VHDL1/second_clk.mmf
VHDL1/second_clk.ndb
VHDL1/second_clk.pin
VHDL1/second_clk.pof
VHDL1/second_clk.rpt
VHDL1/second_clk.snf
VHDL1/second_clk.sof
VHDL1/SECOND_CLK.sym
VHDL1/second_clk.ttf
VHDL1/second_clk.vhd
VHDL1/time_set1(1).cnf
VHDL1/time_set1(2).cnf
VHDL1/time_set1(3).cnf
VHDL1/time_set1(4).cnf
VHDL1/time_set1.acf
VHDL1/time_set1.cnf
VHDL1/time_set1.fit
VHDL1/time_set1.hex
VHDL1/time_set1.hif
VHDL1/time_set1.mmf
VHDL1/time_set1.ndb
VHDL1/time_set1.pin
VHDL1/time_set1.pof
VHDL1/time_set1.rpt
VHDL1/time_set1.scf
VHDL1/time_set1.snf
VHDL1/time_set1.sof
VHDL1/TIME_SET1.sym
VHDL1/time_set1.ttf
VHDL1/time_set1.vhd
VHDL1/trans_input2(1).cnf
VHDL1/trans_input2(2).cnf
VHDL1/trans_input2(3).cnf
VHDL1/trans_input2(4).cnf
VHDL1/trans_input2.acf
VHDL1/trans_input2.cnf
VHDL1/trans_input2.fit
VHDL1/trans_input2.hex
VHDL1/trans_input2.hif
VHDL1/trans_input2.mmf
VHDL1/trans_input2.ndb
VHDL1/trans_input2.pin
VHDL1/trans_input2.pof
VHDL1/trans_input2.rpt
VHDL1/trans_input2.scf
VHDL1/trans_input2.snf
VHDL1/trans_input2.sof
VHDL1/TRANS_INPUT2.sym
VHDL1/trans_input2.ttf
VHDL1/trans_input2.vhd
VHDL1/U0140263.DLS
VHDL1/U0572306.DLS
VHDL1/U1303658.DLS
VHDL1/U1379503.DLS
VHDL1/U1532903.DLS
VHDL1/U2052105.DLS
VHDL1/U2444400.DLS
VHDL1/U3538948.DLS
VHDL1/U4270168.DLS
VHDL1/U4391264.DLS
VHDL1/U4908298.DLS
VHDL1/U5716616.DLS
VHDL1/U5885385.DLS
VHDL1/U6209778.DLS
VHDL1/U6875715.DLS
VHDL1/U7781635.DLS
VHDL1/U9497018.DLS
VHDL1/U9734334.DLS
本网站为编程资源及源代码搜集、介绍的搜索网站,版权归原作者所有! 粤ICP备11031372号
1999-2046 搜珍网 All Rights Reserved.