文件名称:64pointFFTR2MDC
-
所属分类:
- 标签属性:
- 上传时间:2012-11-16
-
文件大小:657.36kb
-
已下载:6次
-
提 供 者:
-
相关连接:无下载说明:别用迅雷下载,失败请重下,重下不扣分!
介绍说明--下载内容来自于网络,使用问题请自行百度
该工程实现了一个64点DIF FFT,verilog编写,采用R2MDC结构,通过Modelsim功能仿真,压缩包里有rtl代码,dc脚本,输出报告。-The project implements a 64-point DIF FFT, verilog compiled by R2MDC structure, through the Modelsim functional simulation, compression bag with rtl code, dc scr ipt, the output report.
相关搜索: FFT verilog
verilog fft
FFT
64 FFT
FFT 64
fft vhdl
64 point verilog code
verilog code for fft
dif fft
verilog FFT R2MDC
(系统自动生成,下载前可以参看下载内容)
下载文件列表
fft64(方琳&沈翔&魏鹏)/doc/64 Points FFT Processor.doc
fft64(方琳&沈翔&魏鹏)/report/area.rpt
fft64(方琳&沈翔&魏鹏)/report/design.rpt
fft64(方琳&沈翔&魏鹏)/report/power.rpt
fft64(方琳&沈翔&魏鹏)/report/timing.rpt
fft64(方琳&沈翔&魏鹏)/report/timing_violators.rpt
fft64(方琳&沈翔&魏鹏)/script/fft64.tcl
fft64(方琳&沈翔&魏鹏)/src/bm.v
fft64(方琳&沈翔&魏鹏)/src/booth.v
fft64(方琳&沈翔&魏鹏)/src/butterfly.v
fft64(方琳&沈翔&魏鹏)/src/cl42_20.v
fft64(方琳&沈翔&魏鹏)/src/cla20.v
fft64(方琳&沈翔&魏鹏)/src/clk_div.v
fft64(方琳&沈翔&魏鹏)/src/complex_mul.v
fft64(方琳&沈翔&魏鹏)/src/control.v
fft64(方琳&沈翔&魏鹏)/src/csa_13.v
fft64(方琳&沈翔&魏鹏)/src/csa_15.v
fft64(方琳&沈翔&魏鹏)/src/dataout.v
fft64(方琳&沈翔&魏鹏)/src/delay1.v
fft64(方琳&沈翔&魏鹏)/src/delay16.v
fft64(方琳&沈翔&魏鹏)/src/delay2.v
fft64(方琳&沈翔&魏鹏)/src/delay4.v
fft64(方琳&沈翔&魏鹏)/src/delay8.v
fft64(方琳&沈翔&魏鹏)/src/dff.v
fft64(方琳&沈翔&魏鹏)/src/fft64.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/bm.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/bm.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/butterfly.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/butterfly.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/clk_div.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/clk_div.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/complex_mul.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/complex_mul.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/control.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/control.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/data/din_im.txt
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/data/din_re.txt
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/dataout.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/dataout.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay1.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay1.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay16.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay16.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay2.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay2.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay4.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay4.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay8.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay8.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/dff.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/dff.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/FFT.cr.mti
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/FFT.mpf
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/fft64.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/fft64.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/input_buffer.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/input_buffer.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/inverter.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/inverter.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/multiplier.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/multiplier.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/result_out.txt
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch1.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch1.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch16.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch16.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch2.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch2.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch4.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch4.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch8.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch8.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/tb_fft64.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/tb_fft64.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/twiddle1.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/twiddle1.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/vsim.wlf
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/bm/verilog.prw
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/bm/verilog.psm
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/bm/_primary.dat
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/bm/_primary.dbs
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/bm/_primary.vhd
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/butterfly/verilog.prw
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/butterfly/verilog.psm
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/butterfly/_primary.dat
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/butterfly/_primary.dbs
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/butterfly/_primary.vhd
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/clk_div/verilog.prw
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/clk_div/verilog.psm
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/clk_div/_primary.dat
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/clk_div/_primary.dbs
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/clk_div/_primary.vhd
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/complex_mul/verilog.prw
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/complex_mul/verilog.psm
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/complex_mul/_primary.dat
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/complex_mul/_primary.dbs
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/complex_mul/_primary.vhd
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/control/verilog.prw
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/control/verilog.psm
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/control/_primary.dat
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/control/_primary.dbs
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/control/_primary.vhd
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/dataout/verilog.prw
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/dataout/verilog.psm
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/dataout/_primary.dat
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/dataout/_primary.dbs
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/dataout/_primary.vhd
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/delay1/verilog.prw
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/delay1/verilog.psm
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/delay1/_primary.dat
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/delay1/_primary.dbs
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/delay1/_primary.vhd
fft64(方琳&沈翔&魏鹏)/src/FFT_
fft64(方琳&沈翔&魏鹏)/report/area.rpt
fft64(方琳&沈翔&魏鹏)/report/design.rpt
fft64(方琳&沈翔&魏鹏)/report/power.rpt
fft64(方琳&沈翔&魏鹏)/report/timing.rpt
fft64(方琳&沈翔&魏鹏)/report/timing_violators.rpt
fft64(方琳&沈翔&魏鹏)/script/fft64.tcl
fft64(方琳&沈翔&魏鹏)/src/bm.v
fft64(方琳&沈翔&魏鹏)/src/booth.v
fft64(方琳&沈翔&魏鹏)/src/butterfly.v
fft64(方琳&沈翔&魏鹏)/src/cl42_20.v
fft64(方琳&沈翔&魏鹏)/src/cla20.v
fft64(方琳&沈翔&魏鹏)/src/clk_div.v
fft64(方琳&沈翔&魏鹏)/src/complex_mul.v
fft64(方琳&沈翔&魏鹏)/src/control.v
fft64(方琳&沈翔&魏鹏)/src/csa_13.v
fft64(方琳&沈翔&魏鹏)/src/csa_15.v
fft64(方琳&沈翔&魏鹏)/src/dataout.v
fft64(方琳&沈翔&魏鹏)/src/delay1.v
fft64(方琳&沈翔&魏鹏)/src/delay16.v
fft64(方琳&沈翔&魏鹏)/src/delay2.v
fft64(方琳&沈翔&魏鹏)/src/delay4.v
fft64(方琳&沈翔&魏鹏)/src/delay8.v
fft64(方琳&沈翔&魏鹏)/src/dff.v
fft64(方琳&沈翔&魏鹏)/src/fft64.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/bm.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/bm.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/butterfly.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/butterfly.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/clk_div.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/clk_div.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/complex_mul.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/complex_mul.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/control.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/control.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/data/din_im.txt
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/data/din_re.txt
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/dataout.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/dataout.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay1.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay1.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay16.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay16.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay2.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay2.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay4.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay4.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay8.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/delay8.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/dff.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/dff.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/FFT.cr.mti
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/FFT.mpf
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/fft64.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/fft64.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/input_buffer.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/input_buffer.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/inverter.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/inverter.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/multiplier.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/multiplier.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/result_out.txt
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch1.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch1.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch16.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch16.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch2.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch2.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch4.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch4.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch8.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/switch8.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/tb_fft64.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/tb_fft64.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/twiddle1.v
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/twiddle1.v.bak
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/vsim.wlf
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/bm/verilog.prw
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/bm/verilog.psm
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/bm/_primary.dat
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/bm/_primary.dbs
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/bm/_primary.vhd
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/butterfly/verilog.prw
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/butterfly/verilog.psm
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/butterfly/_primary.dat
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/butterfly/_primary.dbs
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/butterfly/_primary.vhd
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/clk_div/verilog.prw
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/clk_div/verilog.psm
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/clk_div/_primary.dat
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/clk_div/_primary.dbs
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/clk_div/_primary.vhd
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/complex_mul/verilog.prw
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/complex_mul/verilog.psm
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/complex_mul/_primary.dat
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/complex_mul/_primary.dbs
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/complex_mul/_primary.vhd
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/control/verilog.prw
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/control/verilog.psm
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/control/_primary.dat
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/control/_primary.dbs
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/control/_primary.vhd
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/dataout/verilog.prw
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/dataout/verilog.psm
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/dataout/_primary.dat
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/dataout/_primary.dbs
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/dataout/_primary.vhd
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/delay1/verilog.prw
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/delay1/verilog.psm
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/delay1/_primary.dat
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/delay1/_primary.dbs
fft64(方琳&沈翔&魏鹏)/src/FFT_r/FFT_r/work/delay1/_primary.vhd
fft64(方琳&沈翔&魏鹏)/src/FFT_
本网站为编程资源及源代码搜集、介绍的搜索网站,版权归原作者所有! 粤ICP备11031372号
1999-2046 搜珍网 All Rights Reserved.