文件名称:RS2322
-
所属分类:
- 标签属性:
- 上传时间:2012-11-16
-
文件大小:898byte
-
已下载:1次
-
提 供 者:
-
相关连接:无下载说明:别用迅雷下载,失败请重下,重下不扣分!
介绍说明--下载内容来自于网络,使用问题请自行百度
verilog
功能:DSP或单片机向FPGA的DPRAM中写入一块数据(最大不超过2K字节,前2个字节为代发送数据长度),然后给出启动信号send_start,本模块自动读出DPRAM中的数据,按设定的波特率将DPRAM中规定的长度的数据发送出去。
接口信号说明:
send_start:启动FPGA串行发送脉冲
sys_rst:系统复位脉冲
bps_setup:波特率选择
clk5_714:5.714MHz时钟
char_in:从DPRAM中读出的代发送数据
ReadPtr_w:DPRAM读指针
charout:串行数据输出
bps_clk:位时钟(测试用)
SendFlag:发送标志(发送数据时为1)
开发环境:ISE8.4-verilog functions: DSP or microcontroller to the DPRAM of the FPGA to write a data (no more than 2K bytes, the first two bytes on behalf of the send data length), then gives the start signal send_start, this module automatically read the DPRAM data, set the baud rate specified in the DPRAM length of data sent. Interface signals Descr iption: the send_start: Start FPGA serial send the pulse sys_rst: system reset pulse bps_setup: baud rate selection clk5_714: the 5.714MHz clock char_in: DPRAM read out on behalf of the sending data ReadPtr_w: the DPRAM Reading the pointer charout: serial data output bps_clk: SendFlag bit clock (test): Send logo (send data to 1)
功能:DSP或单片机向FPGA的DPRAM中写入一块数据(最大不超过2K字节,前2个字节为代发送数据长度),然后给出启动信号send_start,本模块自动读出DPRAM中的数据,按设定的波特率将DPRAM中规定的长度的数据发送出去。
接口信号说明:
send_start:启动FPGA串行发送脉冲
sys_rst:系统复位脉冲
bps_setup:波特率选择
clk5_714:5.714MHz时钟
char_in:从DPRAM中读出的代发送数据
ReadPtr_w:DPRAM读指针
charout:串行数据输出
bps_clk:位时钟(测试用)
SendFlag:发送标志(发送数据时为1)
开发环境:ISE8.4-verilog functions: DSP or microcontroller to the DPRAM of the FPGA to write a data (no more than 2K bytes, the first two bytes on behalf of the send data length), then gives the start signal send_start, this module automatically read the DPRAM data, set the baud rate specified in the DPRAM length of data sent. Interface signals Descr iption: the send_start: Start FPGA serial send the pulse sys_rst: system reset pulse bps_setup: baud rate selection clk5_714: the 5.714MHz clock char_in: DPRAM read out on behalf of the sending data ReadPtr_w: the DPRAM Reading the pointer charout: serial data output bps_clk: SendFlag bit clock (test): Send logo (send data to 1)
(系统自动生成,下载前可以参看下载内容)
下载文件列表
RS2322.v
本网站为编程资源及源代码搜集、介绍的搜索网站,版权归原作者所有! 粤ICP备11031372号
1999-2046 搜珍网 All Rights Reserved.