文件名称:Cadence-Allegro-PCB-SI
-
所属分类:
- 标签属性:
- 上传时间:2013-08-07
-
文件大小:7.04mb
-
已下载:0次
-
提 供 者:
-
相关连接:无下载说明:别用迅雷下载,失败请重下,重下不扣分!
介绍说明--下载内容来自于网络,使用问题请自行百度
利用Cadence Allegro PCB SI进行SI仿真分析-Performed using the Cadence Allegro PCB SI SI simulation analysis
(系统自动生成,下载前可以参看下载内容)
下载文件列表
文件名 | 大小 | 更新时间 |
---|---|---|
利用Cadence Allegro PCB SI进行SI仿真分析/Readme.txt | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/back_sim/complete_rev.brd | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/back_sim/devices.dml | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/back_sim/devices.dml | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/back_sim/interconn.iml | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/back_sim/interconn.iml | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/back_sim/signoise.log | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/back_sim/signoise.run/case1/case.cfg | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/back_sim/signoise.run/case1/case.cfg | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/back_sim/signoise.run/case1/projstate.dat | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/back_sim/signoise.run/case1/sigsimcntl.dat | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/back_sim/signoise.run/case1/sigsimres.dat | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/back_sim/signoise.run/case1/waveforms/sim1.sim | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/back_sim/signoise.run/case1/waveforms/sim2.sim | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/back_sim/signoise.run/cases.cfg | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/back_sim/signoise.run/cases.cfg | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/back_sim/signoise.run/signoise.cfg | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/back_sim/signoise.run/signoise.cfg | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/cycle.msm | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/cycle.msm | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/dbx.dml | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/dbx.ibs | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/ibis_models.inc | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/mainOutput.spc | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/mi.run/dbx2.dml.log | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/mi.run/dbx2.dml.parse | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/mi.run/dbx2.ibs.log | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/mi.run/dbx2.ibs.parse | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/mi.run/DBX2_DBX_B04041B1A2AZZGID_Output.sim | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/mi.run/DBX_B04041B1A2AZZGID_ibs_Pulldown_Max.sim | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/net.dl | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/net.dl | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/net.dst | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/net.dst | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/signoise.run/cases.cfg | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/signoise.run/cases.cfg | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/sigwave.jrl | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/tlsim.log | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/models/tlsim.log | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/preplacement/preplacement.brd | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/preplacement/quickplace.log | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/preplacement/quickplace.log | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/preplacement/quickplace.log | 2 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/devices.dml | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/devices.dml | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/HA3.top | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/hidesign_ch2.brd | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/ibis_models.inc | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/signoise.log | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/signoise.log | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/signoise.log | 2 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/signoise.log | 3 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/signoise.run/case1/case.cfg | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/signoise.run/case1/case.cfg | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/signoise.run/cases.cfg | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/signoise.run/cases.cfg | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/signoise.run/signoise.cfg | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/sigwave.jrl | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/sigxp.dml | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/sigxp.dml | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/sigxp.jrl | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/sigxp.run/case0/case.cfg | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/sigxp.run/case0/case.cfg | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/sigxp.run/case0/projstate.dat | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/sigxp.run/case0/projstate.dat | 1 | |
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/sigxp.run/case0/sigsimcntl.dat | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/sigxp.run/case0/sigsimres.dat | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/sigxp.run/case0/sim1/comps.spc | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/sigxp.run/case0/sim1/comp_rlgc.inc | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/sigxp.run/case0/sim1/cycle.msm | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/sigxp.run/case0/sim1/delay.dl | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/sigxp.run/case0/sim1/distortion.dst | ||
利用Cadence Allegro PCB SI进行SI仿真分析/tech/pre_constraint/sigxp.run/case0/sim1/ibis_models.inc | ||
利用Cadence |
本网站为编程资源及源代码搜集、介绍的搜索网站,版权归原作者所有! 粤ICP备11031372号
1999-2046 搜珍网 All Rights Reserved.