文件名称:sp605_pcie_13.2
-
所属分类:
- 标签属性:
- 上传时间:2014-07-23
-
文件大小:364.19kb
-
已下载:0次
-
提 供 者:
-
相关连接:无下载说明:别用迅雷下载,失败请重下,重下不扣分!
介绍说明--下载内容来自于网络,使用问题请自行百度
基于FPGA,pcie开发的源码程序,已经经过测试,上传来给其他爱好者学习交流。- input user_clk,
input user_reset,
input user_lnk_up,
// Tx
input [5:0] tx_buf_av,
input tx_cfg_req,
output tx_cfg_gnt,
input tx_err_drop,
input s_axis_tx_tready,
output [31:0] s_axis_tx_tdata,
output [3:0] s_axis_tx_tstrb,
output [3:0] s_axis_tx_tuser,
output s_axis_tx_tlast,
output s_axis_tx_tvalid,
// Rx
output rx_np_ok,
input [31:0] m_axis_rx_tdata,
input [3:0] m_axis_rx_tstrb,
input m_axis_rx_tlast,
input m_axis_rx_tvalid,
output m_axis_rx_tready,
input [21:0] m_axis_rx_tuser,
// Flow Control
input [11:0] fc_cpld,
input [7:0] fc_cplh,
input [11:0] fc_npd,
input [7:0] fc_nph,
input [11:0] fc_pd,
input [7:0] fc_ph,
output [2:0] fc_sel,
input [31:0] cfg_do,
input cfg_rd_w
input user_reset,
input user_lnk_up,
// Tx
input [5:0] tx_buf_av,
input tx_cfg_req,
output tx_cfg_gnt,
input tx_err_drop,
input s_axis_tx_tready,
output [31:0] s_axis_tx_tdata,
output [3:0] s_axis_tx_tstrb,
output [3:0] s_axis_tx_tuser,
output s_axis_tx_tlast,
output s_axis_tx_tvalid,
// Rx
output rx_np_ok,
input [31:0] m_axis_rx_tdata,
input [3:0] m_axis_rx_tstrb,
input m_axis_rx_tlast,
input m_axis_rx_tvalid,
output m_axis_rx_tready,
input [21:0] m_axis_rx_tuser,
// Flow Control
input [11:0] fc_cpld,
input [7:0] fc_cplh,
input [11:0] fc_npd,
input [7:0] fc_nph,
input [11:0] fc_pd,
input [7:0] fc_ph,
output [2:0] fc_sel,
input [31:0] cfg_do,
input cfg_rd_w
(系统自动生成,下载前可以参看下载内容)
下载文件列表
sp605_pcie_13.2/s6_pcie_v2_2/doc/ds801_s6_pcie.pdf
sp605_pcie_13.2/s6_pcie_v2_2/doc/s6_pcie_v2_2_vinfo.html
sp605_pcie_13.2/s6_pcie_v2_2/doc/ug672_S6_IntEndptBlock_PCIe.pdf
sp605_pcie_13.2/s6_pcie_v2_2/example_design/pcie_app_s6.v
sp605_pcie_13.2/s6_pcie_v2_2/example_design/PIO.v
sp605_pcie_13.2/s6_pcie_v2_2/example_design/PIO_32_RX_ENGINE.v
sp605_pcie_13.2/s6_pcie_v2_2/example_design/PIO_32_TX_ENGINE.v
sp605_pcie_13.2/s6_pcie_v2_2/example_design/PIO_EP.v
sp605_pcie_13.2/s6_pcie_v2_2/example_design/PIO_EP_MEM.v
sp605_pcie_13.2/s6_pcie_v2_2/example_design/PIO_EP_MEM_ACCESS.v
sp605_pcie_13.2/s6_pcie_v2_2/example_design/PIO_TO_CTRL.v
sp605_pcie_13.2/s6_pcie_v2_2/example_design/xilinx_pcie_1_1_ep_s6.v
sp605_pcie_13.2/s6_pcie_v2_2/example_design/xilinx_pcie_1_lane_ep_xc6slx45t-fgg484-3.ucf
sp605_pcie_13.2/s6_pcie_v2_2/implement/implement.bat
sp605_pcie_13.2/s6_pcie_v2_2/implement/implement.sh
sp605_pcie_13.2/s6_pcie_v2_2/implement/xst.prj
sp605_pcie_13.2/s6_pcie_v2_2/implement/xst.scr
sp605_pcie_13.2/s6_pcie_v2_2/s6_pcie_readme.txt
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/gtx_drp_chanalign_fix_3752_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/gtx_rx_valid_filter_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/gtx_tx_sync_rate_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/gtx_wrapper_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_2_0_rport_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_2_0_v6_rp.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_brams_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_bram_top_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_bram_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_clocking_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_gtx_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_pipe_lane_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_pipe_misc_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_pipe_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_reset_delay_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_upconfig_fix_3451_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pci_exp_usrapp_cfg.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pci_exp_usrapp_com.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pci_exp_usrapp_pl.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pci_exp_usrapp_rx.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pci_exp_usrapp_tx.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/xilinx_pcie_2_0_rport_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/board.f
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/board.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/isim_cmd.tcl
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/simulate_isim.bat
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/simulate_isim.sh
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/simulate_mti.do
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/simulate_ncsim.sh
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/simulate_vcs.sh
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/sys_clk_gen.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/sys_clk_gen_ds.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/wave.do
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/wave.sv
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/wave.tcl
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/wave.wcfg
sp605_pcie_13.2/s6_pcie_v2_2/simulation/tests/tests.v
sp605_pcie_13.2/s6_pcie_v2_2/source/axi_basic_rx.v
sp605_pcie_13.2/s6_pcie_v2_2/source/axi_basic_rx_null_gen.v
sp605_pcie_13.2/s6_pcie_v2_2/source/axi_basic_rx_pipeline.v
sp605_pcie_13.2/s6_pcie_v2_2/source/axi_basic_top.v
sp605_pcie_13.2/s6_pcie_v2_2/source/axi_basic_tx.v
sp605_pcie_13.2/s6_pcie_v2_2/source/axi_basic_tx_pipeline.v
sp605_pcie_13.2/s6_pcie_v2_2/source/axi_basic_tx_thrtl_ctl.v
sp605_pcie_13.2/s6_pcie_v2_2/source/gtpa1_dual_wrapper.v
sp605_pcie_13.2/s6_pcie_v2_2/source/gtpa1_dual_wrapper_tile.v
sp605_pcie_13.2/s6_pcie_v2_2/source/pcie_brams_s6.v
sp605_pcie_13.2/s6_pcie_v2_2/source/pcie_bram_s6.v
sp605_pcie_13.2/s6_pcie_v2_2/source/pcie_bram_top_s6.v
sp605_pcie_13.2/s6_pcie_v2_2/source/s6_pcie_v2_2.v
sp605_pcie_13.2/s6_pcie_v2_2.gise
sp605_pcie_13.2/s6_pcie_v2_2.veo
sp605_pcie_13.2/s6_pcie_v2_2.xco
sp605_pcie_13.2/s6_pcie_v2_2.xise
sp605_pcie_13.2/s6_pcie_v2_2.xlpp
sp605_pcie_13.2/s6_pcie_v2_2_flist.txt
sp605_pcie_13.2/s6_pcie_v2_2_verilog_example_project.xise
sp605_pcie_13.2/s6_pcie_v2_2_xmdf.tcl
sp605_pcie_13.2/sp605_pcie_13.2.cgc
sp605_pcie_13.2/sp605_pcie_13.2.cgp
sp605_pcie_13.2/tmp/_cg/_dbg/xil_545.in
sp605_pcie_13.2/tmp/_cg/_dbg/xil_545.out
sp605_pcie_13.2/tmp/_xmsgs/pn_parser.xmsgs
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional
sp605_pcie_13.2/s6_pcie_v2_2/simulation/tests
sp605_pcie_13.2/tmp/_cg/_dbg
sp605_pcie_13.2/s6_pcie_v2_2/doc
sp605_pcie_13.2/s6_pcie_v2_2/example_design
sp605_pcie_13.2/s6_pcie_v2_2/implement
sp605_pcie_13.2/s6_pcie_v2_2/simulation
sp605_pcie_13.2/s6_pcie_v2_2/source
sp605_pcie_13.2/tmp/_cg
sp605_pcie_13.2/tmp/_xmsgs
sp605_p
sp605_pcie_13.2/s6_pcie_v2_2/doc/s6_pcie_v2_2_vinfo.html
sp605_pcie_13.2/s6_pcie_v2_2/doc/ug672_S6_IntEndptBlock_PCIe.pdf
sp605_pcie_13.2/s6_pcie_v2_2/example_design/pcie_app_s6.v
sp605_pcie_13.2/s6_pcie_v2_2/example_design/PIO.v
sp605_pcie_13.2/s6_pcie_v2_2/example_design/PIO_32_RX_ENGINE.v
sp605_pcie_13.2/s6_pcie_v2_2/example_design/PIO_32_TX_ENGINE.v
sp605_pcie_13.2/s6_pcie_v2_2/example_design/PIO_EP.v
sp605_pcie_13.2/s6_pcie_v2_2/example_design/PIO_EP_MEM.v
sp605_pcie_13.2/s6_pcie_v2_2/example_design/PIO_EP_MEM_ACCESS.v
sp605_pcie_13.2/s6_pcie_v2_2/example_design/PIO_TO_CTRL.v
sp605_pcie_13.2/s6_pcie_v2_2/example_design/xilinx_pcie_1_1_ep_s6.v
sp605_pcie_13.2/s6_pcie_v2_2/example_design/xilinx_pcie_1_lane_ep_xc6slx45t-fgg484-3.ucf
sp605_pcie_13.2/s6_pcie_v2_2/implement/implement.bat
sp605_pcie_13.2/s6_pcie_v2_2/implement/implement.sh
sp605_pcie_13.2/s6_pcie_v2_2/implement/xst.prj
sp605_pcie_13.2/s6_pcie_v2_2/implement/xst.scr
sp605_pcie_13.2/s6_pcie_v2_2/s6_pcie_readme.txt
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/gtx_drp_chanalign_fix_3752_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/gtx_rx_valid_filter_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/gtx_tx_sync_rate_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/gtx_wrapper_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_2_0_rport_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_2_0_v6_rp.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_brams_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_bram_top_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_bram_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_clocking_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_gtx_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_pipe_lane_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_pipe_misc_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_pipe_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_reset_delay_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pcie_upconfig_fix_3451_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pci_exp_usrapp_cfg.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pci_exp_usrapp_com.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pci_exp_usrapp_pl.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pci_exp_usrapp_rx.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/pci_exp_usrapp_tx.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport/xilinx_pcie_2_0_rport_v6.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/board.f
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/board.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/isim_cmd.tcl
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/simulate_isim.bat
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/simulate_isim.sh
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/simulate_mti.do
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/simulate_ncsim.sh
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/simulate_vcs.sh
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/sys_clk_gen.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/sys_clk_gen_ds.v
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/wave.do
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/wave.sv
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/wave.tcl
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional/wave.wcfg
sp605_pcie_13.2/s6_pcie_v2_2/simulation/tests/tests.v
sp605_pcie_13.2/s6_pcie_v2_2/source/axi_basic_rx.v
sp605_pcie_13.2/s6_pcie_v2_2/source/axi_basic_rx_null_gen.v
sp605_pcie_13.2/s6_pcie_v2_2/source/axi_basic_rx_pipeline.v
sp605_pcie_13.2/s6_pcie_v2_2/source/axi_basic_top.v
sp605_pcie_13.2/s6_pcie_v2_2/source/axi_basic_tx.v
sp605_pcie_13.2/s6_pcie_v2_2/source/axi_basic_tx_pipeline.v
sp605_pcie_13.2/s6_pcie_v2_2/source/axi_basic_tx_thrtl_ctl.v
sp605_pcie_13.2/s6_pcie_v2_2/source/gtpa1_dual_wrapper.v
sp605_pcie_13.2/s6_pcie_v2_2/source/gtpa1_dual_wrapper_tile.v
sp605_pcie_13.2/s6_pcie_v2_2/source/pcie_brams_s6.v
sp605_pcie_13.2/s6_pcie_v2_2/source/pcie_bram_s6.v
sp605_pcie_13.2/s6_pcie_v2_2/source/pcie_bram_top_s6.v
sp605_pcie_13.2/s6_pcie_v2_2/source/s6_pcie_v2_2.v
sp605_pcie_13.2/s6_pcie_v2_2.gise
sp605_pcie_13.2/s6_pcie_v2_2.veo
sp605_pcie_13.2/s6_pcie_v2_2.xco
sp605_pcie_13.2/s6_pcie_v2_2.xise
sp605_pcie_13.2/s6_pcie_v2_2.xlpp
sp605_pcie_13.2/s6_pcie_v2_2_flist.txt
sp605_pcie_13.2/s6_pcie_v2_2_verilog_example_project.xise
sp605_pcie_13.2/s6_pcie_v2_2_xmdf.tcl
sp605_pcie_13.2/sp605_pcie_13.2.cgc
sp605_pcie_13.2/sp605_pcie_13.2.cgp
sp605_pcie_13.2/tmp/_cg/_dbg/xil_545.in
sp605_pcie_13.2/tmp/_cg/_dbg/xil_545.out
sp605_pcie_13.2/tmp/_xmsgs/pn_parser.xmsgs
sp605_pcie_13.2/s6_pcie_v2_2/simulation/dsport
sp605_pcie_13.2/s6_pcie_v2_2/simulation/functional
sp605_pcie_13.2/s6_pcie_v2_2/simulation/tests
sp605_pcie_13.2/tmp/_cg/_dbg
sp605_pcie_13.2/s6_pcie_v2_2/doc
sp605_pcie_13.2/s6_pcie_v2_2/example_design
sp605_pcie_13.2/s6_pcie_v2_2/implement
sp605_pcie_13.2/s6_pcie_v2_2/simulation
sp605_pcie_13.2/s6_pcie_v2_2/source
sp605_pcie_13.2/tmp/_cg
sp605_pcie_13.2/tmp/_xmsgs
sp605_p
本网站为编程资源及源代码搜集、介绍的搜索网站,版权归原作者所有! 粤ICP备11031372号
1999-2046 搜珍网 All Rights Reserved.