文件名称:8_LCD-TEST_ok
-
所属分类:
- 标签属性:
- 上传时间:2014-09-12
-
文件大小:199.22kb
-
已下载:0次
-
提 供 者:
-
相关连接:无下载说明:别用迅雷下载,失败请重下,重下不扣分!
介绍说明--下载内容来自于网络,使用问题请自行百度
‧ (1) 點時脈(DCLK 信號)
–DCLK 是整個LCD 工作的基礎。它提供LCD工作的基本時脈。基本
的公式為:DCLK = (HCLK)/((CLKDIV+1)*2)
–其中HCLK 是AXI/AHB時脈,CLKDIV 是在LCD 控制暫存器1。
‧ (2) 水平同步(HSNYC信號)
–該信號提供水平方向的圖像同步。該信號出錯會導致輸出水平方
向的問題。
‧ (3) 水平前廊(HFPD信號)
–該信號協助提供水平方向的圖像同步。該信號出錯會導致輸出邊
界和水平方向的圖象大小不正確。波形上它位於水平同步前面。
‧ (4) 水平後廊(HBPD信號)
–該信號協助提供水平方向的圖像同步。該信號出錯會導致輸出邊
界和水平方向的圖象大小不正確。在波形上它位於水平同步後
面。
‧ (5) 垂直同步(VSNYC信號)
–該信號提供垂直方向的圖像同步。該信號出錯會導致輸出垂直方
向的問題。
‧ (6) 垂直前廊(VFPD信號)
–該信號協助提供垂直方向的圖像同步。該信號出錯會導致輸出邊
界和垂直方向的圖象大小不正確。在波形上它位於垂直同步前
面。
‧ (7) 垂直後廊(VBPD信號)-‧ (1) clock (DCLK signal) point-DCLK is the basis of the entire LCD work. It provides basic LCD clock work. The basic formula is: DCLK = (HCLK)/((CLKDIV+1)* 2)- which HCLK is AXI/AHB clock, CLKDIV in LCD control register 1. ‧ (2) a horizontal synchronization (HSNYC Signal)- provided in the horizontal direction of the image signal is synchronized. The problem with the output signal error will cause the horizontal direction. ‧ (3) the level of the front porch (HFPD signal)- This signal provides assistance horizontal image synchronization. This error will cause the image size signal output boundary and horizontal directions are incorrect. It is located on the waveform horizontal sync front. ‧ (4) the level Gallery (HBPD signal)- This signal provides assistance horizontal image synchronization. This error will cause the image size signal output boundary and horizontal directions are incorrect. It is located on the waveform horizontal sync later. ‧ (5) vertical
–DCLK 是整個LCD 工作的基礎。它提供LCD工作的基本時脈。基本
的公式為:DCLK = (HCLK)/((CLKDIV+1)*2)
–其中HCLK 是AXI/AHB時脈,CLKDIV 是在LCD 控制暫存器1。
‧ (2) 水平同步(HSNYC信號)
–該信號提供水平方向的圖像同步。該信號出錯會導致輸出水平方
向的問題。
‧ (3) 水平前廊(HFPD信號)
–該信號協助提供水平方向的圖像同步。該信號出錯會導致輸出邊
界和水平方向的圖象大小不正確。波形上它位於水平同步前面。
‧ (4) 水平後廊(HBPD信號)
–該信號協助提供水平方向的圖像同步。該信號出錯會導致輸出邊
界和水平方向的圖象大小不正確。在波形上它位於水平同步後
面。
‧ (5) 垂直同步(VSNYC信號)
–該信號提供垂直方向的圖像同步。該信號出錯會導致輸出垂直方
向的問題。
‧ (6) 垂直前廊(VFPD信號)
–該信號協助提供垂直方向的圖像同步。該信號出錯會導致輸出邊
界和垂直方向的圖象大小不正確。在波形上它位於垂直同步前
面。
‧ (7) 垂直後廊(VBPD信號)-‧ (1) clock (DCLK signal) point-DCLK is the basis of the entire LCD work. It provides basic LCD clock work. The basic formula is: DCLK = (HCLK)/((CLKDIV+1)* 2)- which HCLK is AXI/AHB clock, CLKDIV in LCD control register 1. ‧ (2) a horizontal synchronization (HSNYC Signal)- provided in the horizontal direction of the image signal is synchronized. The problem with the output signal error will cause the horizontal direction. ‧ (3) the level of the front porch (HFPD signal)- This signal provides assistance horizontal image synchronization. This error will cause the image size signal output boundary and horizontal directions are incorrect. It is located on the waveform horizontal sync front. ‧ (4) the level Gallery (HBPD signal)- This signal provides assistance horizontal image synchronization. This error will cause the image size signal output boundary and horizontal directions are incorrect. It is located on the waveform horizontal sync later. ‧ (5) vertical
(系统自动生成,下载前可以参看下载内容)
下载文件列表
8_LCD-TEST_ok.PDF
本网站为编程资源及源代码搜集、介绍的搜索网站,版权归原作者所有! 粤ICP备11031372号
1999-2046 搜珍网 All Rights Reserved.