文件名称:verilog实例 [43项]
-
所属分类:
- 标签属性:
- 上传时间:2020-04-14
-
文件大小:186kb
-
已下载:1次
-
提 供 者:
-
相关连接:无下载说明:别用迅雷下载,失败请重下,重下不扣分!
介绍说明--下载内容来自于网络,使用问题请自行百度
一些采用verilog描述的数字功能模块,有常见的同步异步FIFO,RAM等模块,适合新手学习(Some digital function modules described by Verilog, such as synchronous asynchronous FIFO and ram, are suitable for novice learning)
(系统自动生成,下载前可以参看下载内容)
下载文件列表
文件名 | 大小 | 更新时间 |
---|---|---|
verilog实例 [43项]\218 | 2007-01-22 | |
verilog实例 [43项]\图像所verilog实例 【46】\ADC_16bit.v | 3898 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\adder_8bit.v | 241 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\adder_8bit_2.v | 1029 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\ALL.V | 309 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\binarytogray.v | 527 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\cla_8bits.v | 1559 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\COMPARE.V | 118 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\dds.v | 2382 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\DECODER1.V | 97 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\decoder3x8.v | 589 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\div16.v | 7535 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\encoder8x3.v | 184 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\encoder8x3_2.v | 311 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\fifo.v | 6616 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\fifo_16x16.v | 1351 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\FIFO_2.V | 6616 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\framer.v | 8500 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\frequency5x2.v | 1953 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\full_adder_1.v | 308 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\full_adder_2.v | 216 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\gencrc.v.txt | 9790 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\half_adder_1.v | 96 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\half_adder_2.v | 107 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\half_adder_3.v | 108 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\lead_8bits_adder.v | 1104 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\lead_8bits_adder2.v | 1022 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\MUL16.V | 1461 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\mult16.v | 3276 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\multi_select_1.v | 279 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\mult_piped_8x8.v | 1990 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\mult_select.v | 918 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\MUX8X8.V | 391 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\myrand.c | 5401 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\nco.v | 7416 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\onehot.v | 5901 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\pic.v | 68963 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\PLI.TAR | 19456 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\RISC8.ZIP | 81282 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\sequence_dectect.v | 2559 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\SHIFTER.V | 332 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\string.v | 1700 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\SYNTHPIC.ZIP | 48357 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\TEST.V | 1055 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\testing.v.txt | 16432 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\test_cla_8bits.v | 501 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】\transcript | 516 | 2009-10-14 |
verilog实例 [43项]\图像所verilog实例 【46】\wpulse.v.txt | 4087 | 2004-02-15 |
verilog实例 [43项]\图像所verilog实例 【46】 | 0 | 2010-01-23 |
verilog实例 [43项] | 0 | 2010-01-23 |
本网站为编程资源及源代码搜集、介绍的搜索网站,版权归原作者所有! 粤ICP备11031372号
1999-2046 搜珍网 All Rights Reserved.