文件名称:CPU
-
所属分类:
- 标签属性:
- 上传时间:2012-11-16
-
文件大小:1.02mb
-
已下载:0次
-
提 供 者:
-
相关连接:无下载说明:别用迅雷下载,失败请重下,重下不扣分!
介绍说明--下载内容来自于网络,使用问题请自行百度
Xilinx Modelsim下制作的处理器设计以及添加了外部接口处理。-Xilinx Modelsim produced the design of the processor, and add an external interface.
相关搜索: VHDL Modelsim
(系统自动生成,下载前可以参看下载内容)
下载文件列表
mycup8测试数据.txt
mycpu/mycpu.npl
mycpu/totoal.vhdl
mycpu/alu.vhdl
mycpu/getorder.vhdl
mycpu/memctrl.vhdl
mycpu/timeclk.vhdl
mycpu/vistmem.vhdl
mycpu/writeback.vhdl
mycpu/__projnav.log
mycpu/automake.log
mycpu/totoal.prj
mycpu/totoal.cmd_log
mycpu/totoal.syr
mycpu/totoal.lso
mycpu/alu.prj
mycpu/alu.cmd_log
mycpu/alu.syr
mycpu/alu.lso
mycpu/alu.stx
mycpu/getorder.prj
mycpu/getorder.cmd_log
mycpu/getorder.syr
mycpu/getorder.lso
mycpu/memctrl.prj
mycpu/memctrl.cmd_log
mycpu/memctrl.syr
mycpu/memctrl.lso
mycpu/memctrl.stx
mycpu/timeclk.prj
mycpu/timeclk.cmd_log
mycpu/timeclk.syr
mycpu/timeclk.lso
mycpu/timeclk.stx
mycpu/vistmem.prj
mycpu/vistmem.cmd_log
mycpu/vistmem.syr
mycpu/vistmem.lso
mycpu/writeback.prj
mycpu/writeback.cmd_log
mycpu/writeback.syr
mycpu/writeback.lso
mycpu/writeback.stx
mycpu/coregen.log
mycpu/coregen.prj
mycpu/pepExtractor.prj
mycpu/Ttimeclk.tbw
mycpu/Ttimeclk.vhw
mycpu/Ttimeclk.ANT
mycpu/Ttimeclk.udo
mycpu/Ttimeclk.fdo
mycpu/transcript
mycpu/results.txt
mycpu/getorder.stx
mycpu/Ttotoal.tbw
mycpu/Ttotoal.vhw
mycpu/Ttotoal.ANT
mycpu/Talu.tbw
mycpu/Talu.vhw
mycpu/Talu.ANT
mycpu/Tgetorder.tbw
mycpu/Tgetorder.vhw
mycpu/Tgetorder.ANT
mycpu/Tmemctrl.tbw
mycpu/Tmemctrl.vhw
mycpu/Tmemctrl.ANT
mycpu/Tvistmem.tbw
mycpu/Tvistmem.vhw
mycpu/Tvistmem.ANT
mycpu/Twriteback.tbw
mycpu/Twriteback.vhw
mycpu/Twriteback.ANT
mycpu/Tgetorder.udo
mycpu/Tgetorder.fdo
mycpu/Tvistmem.udo
mycpu/Tvistmem.fdo
mycpu/Ttotoal.udo
mycpu/Ttotoal.fdo
mycpu/.untf
mycpu/totoal.ngm
mycpu/totoal.pad_txt
mycpu/totoal.ut
mycpu/bitgen.ut
mycpu/totoal_last_par.ncd
mycpu/totoal.ucf
mycpu/totoal.ucf.untf
mycpu/cpu管脚.txt
mycpu/MYCLK.txt
mycpu/getorder.ngr
mycpu/getorder.ngc
mycpu/timeclk.ngr
mycpu/timeclk.ngc
mycpu/Talu.udo
mycpu/Talu.fdo
mycpu/alu.ngr
mycpu/alu.ngc
mycpu/vistmem.stx
mycpu/vistmem.ngr
mycpu/vistmem.ngc
mycpu/writeback.ngr
mycpu/writeback.ngc
mycpu/memctrl.ngr
mycpu/memctrl.ngc
mycpu/totoal.ngr
mycpu/totoal.ngc
mycpu/totoal.stx
mycpu/Twriteback.udo
mycpu/Twriteback.fdo
mycpu/_ngo/netlist.lst
mycpu/work/_info
mycpu/work/writeback_cfg/_primary.dat
mycpu/work/writeback_cfg/_vhdl.psm
mycpu/work/twriteback/_primary.dat
mycpu/work/twriteback/testbench_arch.dat
mycpu/work/twriteback/testbench_arch.psm
mycpu/work/vistmem_cfg/_primary.dat
mycpu/work/vistmem_cfg/_vhdl.psm
mycpu/work/tvistmem/_primary.dat
mycpu/work/tvistmem/testbench_arch.dat
mycpu/work/tvistmem/testbench_arch.psm
mycpu/work/totoal_cfg/_primary.dat
mycpu/work/totoal_cfg/_vhdl.psm
mycpu/work/ttotoal/_primary.dat
mycpu/work/ttotoal/testbench_arch.dat
mycpu/work/ttotoal/testbench_arch.psm
mycpu/work/totoal/_primary.dat
mycpu/work/totoal/behavioral.dat
mycpu/work/totoal/behavioral.psm
mycpu/work/vistmem/_primary.dat
mycpu/work/vistmem/main.dat
mycpu/work/vistmem/main.psm
mycpu/work/writeback/_primary.dat
mycpu/work/writeback/main.dat
mycpu/work/writeback/main.psm
mycpu/work/memctrl/_primary.dat
mycpu/work/memctrl/main.dat
mycpu/work/memctrl/main.psm
mycpu/work/alu/_primary.dat
mycpu/work/alu/main.dat
mycpu/work/alu/main.psm
mycpu/work/getorder_cfg/_primary.dat
mycpu/work/getorder_cfg/_vhdl.psm
mycpu/work/tgetorder/_primary.dat
mycpu/work/tgetorder/testbench_arch.dat
mycpu/work/tgetorder/testbench_arch.psm
mycpu/work/getorder/_primary.dat
mycpu/work/getorder/main.dat
mycpu/work/getorder/main.psm
mycpu/work/timeclk_cfg/_primary.dat
mycpu/work/timeclk_cfg/_vhdl.psm
mycpu/work/ttimeclk/_primary.dat
mycpu/work/ttimeclk/testbench_arch.dat
mycpu/work/ttimeclk/testbench_arch.psm
mycpu/work/timeclk/_primary.dat
mycpu/work/timeclk/main.dat
mycpu/work/timeclk/main.psm
mycpu/work/talu/_primary.dat
mycpu/work/talu/testbench_arch.dat
mycpu/work/talu/testbench_arch.psm
mycpu/work/alu_cfg/_primary.dat
mycpu/work/alu_cfg/_vhdl.psm
mycpu/xst/work/hdllib.ref
mycpu/xst/work/hdpdeps.ref
mycpu/xst/work/sub00/vhpl00.vho
mycpu/xst/work/sub00/vhpl01.vho
mycpu/xst/work/sub00/vhpl02.vho
mycpu/xst/work/sub00/vhpl03.vho
mycpu/xst/work/sub00/vhpl04.vho
mycpu/xst/work/sub00/vhpl05.vho
mycpu/xst/work/sub00/vhpl06.vho
mycpu/xst/work/sub00/vhpl07.vho
mycpu/xst/work/sub00/vhpl08.vho
mycpu/xst/work/sub00/vhpl09.vho
mycpu/xst/work/sub00/vhpl10.vho
mycpu/xst/work/sub00/vhpl11.vho
mycpu/xst/work/sub00/vhpl12.vho
mycpu/xst/work/sub00/vhpl13.vho
mycpu/__projnav/runXst_tcl.rsp
mycpu/__projnav/mycpu_flowplus.gfl
mycpu/__projnav/mycpu.gfl
mycpu/__projnav/totoal.xst
mycpu/__projnav/alu.xst
mycpu/__projnav/getorder.xst
mycpu/__projnav/memctrl.xst
mycpu/__projnav/timeclk.xst
mycpu/__projnav/vistmem.xst
mycpu/__projnav/writeback.xst
mycpu/__projnav/coregen.rsp
mycpu/__projnav/hb_cmds
mycpu/__projnav/ednTOngd_tcl.rsp
mycpu/__projnav/nc1TOncd_tcl.rsp
mycpu/__projnav/totoal_ncdTOut_tcl.rsp
mycpu/__projnav/posttrc.log
mycpu/__projnav/bitgen.rsp
mycpu/__projnav/parentEditConstraintsTextApp_tcl.rsp
mycpu/__projnav/map.log
mycpu/__projnav/par.log
mycpu/vsim.wlf
mycpu/totoal.bld
mycpu/totoal.ngd
mycpu/totoal_map.ngm
mycpu/totoal_map.ncd
mycpu/totoal.pcf
mycpu/totoal.nc1
mycpu/totoal.mrp
mycpu/totoal.par
mycpu/totoal_pad.csv
mycpu/totoal.pad
mycpu/totoal_pad.txt
mycpu/totoal.ncd
mycpu/totoal.xpi
mycpu/totoal.placed_ncd_tracker
mycpu/totoal.rout
mycpu/mycpu.npl
mycpu/totoal.vhdl
mycpu/alu.vhdl
mycpu/getorder.vhdl
mycpu/memctrl.vhdl
mycpu/timeclk.vhdl
mycpu/vistmem.vhdl
mycpu/writeback.vhdl
mycpu/__projnav.log
mycpu/automake.log
mycpu/totoal.prj
mycpu/totoal.cmd_log
mycpu/totoal.syr
mycpu/totoal.lso
mycpu/alu.prj
mycpu/alu.cmd_log
mycpu/alu.syr
mycpu/alu.lso
mycpu/alu.stx
mycpu/getorder.prj
mycpu/getorder.cmd_log
mycpu/getorder.syr
mycpu/getorder.lso
mycpu/memctrl.prj
mycpu/memctrl.cmd_log
mycpu/memctrl.syr
mycpu/memctrl.lso
mycpu/memctrl.stx
mycpu/timeclk.prj
mycpu/timeclk.cmd_log
mycpu/timeclk.syr
mycpu/timeclk.lso
mycpu/timeclk.stx
mycpu/vistmem.prj
mycpu/vistmem.cmd_log
mycpu/vistmem.syr
mycpu/vistmem.lso
mycpu/writeback.prj
mycpu/writeback.cmd_log
mycpu/writeback.syr
mycpu/writeback.lso
mycpu/writeback.stx
mycpu/coregen.log
mycpu/coregen.prj
mycpu/pepExtractor.prj
mycpu/Ttimeclk.tbw
mycpu/Ttimeclk.vhw
mycpu/Ttimeclk.ANT
mycpu/Ttimeclk.udo
mycpu/Ttimeclk.fdo
mycpu/transcript
mycpu/results.txt
mycpu/getorder.stx
mycpu/Ttotoal.tbw
mycpu/Ttotoal.vhw
mycpu/Ttotoal.ANT
mycpu/Talu.tbw
mycpu/Talu.vhw
mycpu/Talu.ANT
mycpu/Tgetorder.tbw
mycpu/Tgetorder.vhw
mycpu/Tgetorder.ANT
mycpu/Tmemctrl.tbw
mycpu/Tmemctrl.vhw
mycpu/Tmemctrl.ANT
mycpu/Tvistmem.tbw
mycpu/Tvistmem.vhw
mycpu/Tvistmem.ANT
mycpu/Twriteback.tbw
mycpu/Twriteback.vhw
mycpu/Twriteback.ANT
mycpu/Tgetorder.udo
mycpu/Tgetorder.fdo
mycpu/Tvistmem.udo
mycpu/Tvistmem.fdo
mycpu/Ttotoal.udo
mycpu/Ttotoal.fdo
mycpu/.untf
mycpu/totoal.ngm
mycpu/totoal.pad_txt
mycpu/totoal.ut
mycpu/bitgen.ut
mycpu/totoal_last_par.ncd
mycpu/totoal.ucf
mycpu/totoal.ucf.untf
mycpu/cpu管脚.txt
mycpu/MYCLK.txt
mycpu/getorder.ngr
mycpu/getorder.ngc
mycpu/timeclk.ngr
mycpu/timeclk.ngc
mycpu/Talu.udo
mycpu/Talu.fdo
mycpu/alu.ngr
mycpu/alu.ngc
mycpu/vistmem.stx
mycpu/vistmem.ngr
mycpu/vistmem.ngc
mycpu/writeback.ngr
mycpu/writeback.ngc
mycpu/memctrl.ngr
mycpu/memctrl.ngc
mycpu/totoal.ngr
mycpu/totoal.ngc
mycpu/totoal.stx
mycpu/Twriteback.udo
mycpu/Twriteback.fdo
mycpu/_ngo/netlist.lst
mycpu/work/_info
mycpu/work/writeback_cfg/_primary.dat
mycpu/work/writeback_cfg/_vhdl.psm
mycpu/work/twriteback/_primary.dat
mycpu/work/twriteback/testbench_arch.dat
mycpu/work/twriteback/testbench_arch.psm
mycpu/work/vistmem_cfg/_primary.dat
mycpu/work/vistmem_cfg/_vhdl.psm
mycpu/work/tvistmem/_primary.dat
mycpu/work/tvistmem/testbench_arch.dat
mycpu/work/tvistmem/testbench_arch.psm
mycpu/work/totoal_cfg/_primary.dat
mycpu/work/totoal_cfg/_vhdl.psm
mycpu/work/ttotoal/_primary.dat
mycpu/work/ttotoal/testbench_arch.dat
mycpu/work/ttotoal/testbench_arch.psm
mycpu/work/totoal/_primary.dat
mycpu/work/totoal/behavioral.dat
mycpu/work/totoal/behavioral.psm
mycpu/work/vistmem/_primary.dat
mycpu/work/vistmem/main.dat
mycpu/work/vistmem/main.psm
mycpu/work/writeback/_primary.dat
mycpu/work/writeback/main.dat
mycpu/work/writeback/main.psm
mycpu/work/memctrl/_primary.dat
mycpu/work/memctrl/main.dat
mycpu/work/memctrl/main.psm
mycpu/work/alu/_primary.dat
mycpu/work/alu/main.dat
mycpu/work/alu/main.psm
mycpu/work/getorder_cfg/_primary.dat
mycpu/work/getorder_cfg/_vhdl.psm
mycpu/work/tgetorder/_primary.dat
mycpu/work/tgetorder/testbench_arch.dat
mycpu/work/tgetorder/testbench_arch.psm
mycpu/work/getorder/_primary.dat
mycpu/work/getorder/main.dat
mycpu/work/getorder/main.psm
mycpu/work/timeclk_cfg/_primary.dat
mycpu/work/timeclk_cfg/_vhdl.psm
mycpu/work/ttimeclk/_primary.dat
mycpu/work/ttimeclk/testbench_arch.dat
mycpu/work/ttimeclk/testbench_arch.psm
mycpu/work/timeclk/_primary.dat
mycpu/work/timeclk/main.dat
mycpu/work/timeclk/main.psm
mycpu/work/talu/_primary.dat
mycpu/work/talu/testbench_arch.dat
mycpu/work/talu/testbench_arch.psm
mycpu/work/alu_cfg/_primary.dat
mycpu/work/alu_cfg/_vhdl.psm
mycpu/xst/work/hdllib.ref
mycpu/xst/work/hdpdeps.ref
mycpu/xst/work/sub00/vhpl00.vho
mycpu/xst/work/sub00/vhpl01.vho
mycpu/xst/work/sub00/vhpl02.vho
mycpu/xst/work/sub00/vhpl03.vho
mycpu/xst/work/sub00/vhpl04.vho
mycpu/xst/work/sub00/vhpl05.vho
mycpu/xst/work/sub00/vhpl06.vho
mycpu/xst/work/sub00/vhpl07.vho
mycpu/xst/work/sub00/vhpl08.vho
mycpu/xst/work/sub00/vhpl09.vho
mycpu/xst/work/sub00/vhpl10.vho
mycpu/xst/work/sub00/vhpl11.vho
mycpu/xst/work/sub00/vhpl12.vho
mycpu/xst/work/sub00/vhpl13.vho
mycpu/__projnav/runXst_tcl.rsp
mycpu/__projnav/mycpu_flowplus.gfl
mycpu/__projnav/mycpu.gfl
mycpu/__projnav/totoal.xst
mycpu/__projnav/alu.xst
mycpu/__projnav/getorder.xst
mycpu/__projnav/memctrl.xst
mycpu/__projnav/timeclk.xst
mycpu/__projnav/vistmem.xst
mycpu/__projnav/writeback.xst
mycpu/__projnav/coregen.rsp
mycpu/__projnav/hb_cmds
mycpu/__projnav/ednTOngd_tcl.rsp
mycpu/__projnav/nc1TOncd_tcl.rsp
mycpu/__projnav/totoal_ncdTOut_tcl.rsp
mycpu/__projnav/posttrc.log
mycpu/__projnav/bitgen.rsp
mycpu/__projnav/parentEditConstraintsTextApp_tcl.rsp
mycpu/__projnav/map.log
mycpu/__projnav/par.log
mycpu/vsim.wlf
mycpu/totoal.bld
mycpu/totoal.ngd
mycpu/totoal_map.ngm
mycpu/totoal_map.ncd
mycpu/totoal.pcf
mycpu/totoal.nc1
mycpu/totoal.mrp
mycpu/totoal.par
mycpu/totoal_pad.csv
mycpu/totoal.pad
mycpu/totoal_pad.txt
mycpu/totoal.ncd
mycpu/totoal.xpi
mycpu/totoal.placed_ncd_tracker
mycpu/totoal.rout
本网站为编程资源及源代码搜集、介绍的搜索网站,版权归原作者所有! 粤ICP备11031372号
1999-2046 搜珍网 All Rights Reserved.