文件名称:32bitRISC
-
所属分类:
- 标签属性:
- 上传时间:2012-11-16
-
文件大小:1.8mb
-
已下载:0次
-
提 供 者:
-
相关连接:无下载说明:别用迅雷下载,失败请重下,重下不扣分!
介绍说明--下载内容来自于网络,使用问题请自行百度
一个精简版本的32比特RISC处理机, 内附xilinx ISE的工程文件-A streamlined version of the 32-bit RISC processor, containing the project file xilinx ISE
(系统自动生成,下载前可以参看下载内容)
下载文件列表
32bitRISC/32bitRISC/32bitRISC.ise
32bitRISC/32bitRISC/32bitRISC.ise_ISE_Backup
32bitRISC/32bitRISC/32bitRISC.ntrc_log
32bitRISC/32bitRISC/alu.v
32bitRISC/32bitRISC/cpu.bgn
32bitRISC/32bitRISC/cpu.bit
32bitRISC/32bitRISC/cpu.bld
32bitRISC/32bitRISC/cpu.cmd_log
32bitRISC/32bitRISC/cpu.drc
32bitRISC/32bitRISC/cpu.lso
32bitRISC/32bitRISC/cpu.ncd
32bitRISC/32bitRISC/cpu.ngc
32bitRISC/32bitRISC/cpu.ngd
32bitRISC/32bitRISC/cpu.ngr
32bitRISC/32bitRISC/cpu.pad
32bitRISC/32bitRISC/cpu.par
32bitRISC/32bitRISC/cpu.pcf
32bitRISC/32bitRISC/cpu.prj
32bitRISC/32bitRISC/cpu.stx
32bitRISC/32bitRISC/cpu.syr
32bitRISC/32bitRISC/cpu.twr
32bitRISC/32bitRISC/cpu.twx
32bitRISC/32bitRISC/cpu.ucf
32bitRISC/32bitRISC/cpu.unroutes
32bitRISC/32bitRISC/cpu.ut
32bitRISC/32bitRISC/cpu.v
32bitRISC/32bitRISC/cpu.xpi
32bitRISC/32bitRISC/cpu.xst
32bitRISC/32bitRISC/cpu_map.mrp
32bitRISC/32bitRISC/cpu_map.ncd
32bitRISC/32bitRISC/cpu_map.ngm
32bitRISC/32bitRISC/cpu_pad.csv
32bitRISC/32bitRISC/cpu_pad.txt
32bitRISC/32bitRISC/cpu_prev_built.ngd
32bitRISC/32bitRISC/cpu_summary.html
32bitRISC/32bitRISC/CPU_TEST.ant
32bitRISC/32bitRISC/CPU_TEST.jhd
32bitRISC/32bitRISC/CPU_TEST.tbw
32bitRISC/32bitRISC/CPU_TEST.tfw
32bitRISC/32bitRISC/CPU_TEST.xwv
32bitRISC/32bitRISC/CPU_TEST.xwv_bak
32bitRISC/32bitRISC/CPU_TEST_beh.prj
32bitRISC/32bitRISC/CPU_TEST_bencher.prj
32bitRISC/32bitRISC/CPU_TEST_gen.prj
32bitRISC/32bitRISC/CPU_TEST_isim_beh.exe
32bitRISC/32bitRISC/CPU_TEST_tbxr.exe
32bitRISC/32bitRISC/cpu_usage.xml
32bitRISC/32bitRISC/cpu_vhdl.prj
32bitRISC/32bitRISC/decode.v
32bitRISC/32bitRISC/device_usage_statistics.html
32bitRISC/32bitRISC/forward.v
32bitRISC/32bitRISC/io_bus.v
32bitRISC/32bitRISC/isim.cmd
32bitRISC/32bitRISC/isim.hdlsourcefiles
32bitRISC/32bitRISC/isim.log
32bitRISC/32bitRISC/isimwavedata.xwv
32bitRISC/32bitRISC/pc_gen.v
32bitRISC/32bitRISC/ram.v
32bitRISC/32bitRISC/regfile.v
32bitRISC/32bitRISC/reg_pipeline .v
32bitRISC/32bitRISC/results.txt
32bitRISC/32bitRISC/rom.v
32bitRISC/32bitRISC/tmpRTVStore.xwv
32bitRISC/32bitRISC/write_back.v
32bitRISC/32bitRISC/xilinxsim.ini
32bitRISC/32bitRISC/_xmsgs/bitgen.xmsgs
32bitRISC/32bitRISC/_xmsgs/fuse.xmsgs
32bitRISC/32bitRISC/_xmsgs/map.xmsgs
32bitRISC/32bitRISC/_xmsgs/ngdbuild.xmsgs
32bitRISC/32bitRISC/_xmsgs/par.xmsgs
32bitRISC/32bitRISC/_xmsgs/trce.xmsgs
32bitRISC/32bitRISC/_xmsgs/xst.xmsgs
32bitRISC/32bitRISC/_ngo/netlist.lst
32bitRISC/32bitRISC/xst/work/hdllib.ref
32bitRISC/32bitRISC/xst/work/vlg77/reg__pipeline.bin
32bitRISC/32bitRISC/xst/work/vlg74/ram.bin
32bitRISC/32bitRISC/xst/work/vlg72/regfile.bin
32bitRISC/32bitRISC/xst/work/vlg6D/io__bus.bin
32bitRISC/32bitRISC/xst/work/vlg50/cpu.bin
32bitRISC/32bitRISC/xst/work/vlg50/decode.bin
32bitRISC/32bitRISC/xst/work/vlg3C/pc__gen.bin
32bitRISC/32bitRISC/xst/work/vlg3A/rom.bin
32bitRISC/32bitRISC/xst/work/vlg33/write__back.bin
32bitRISC/32bitRISC/xst/work/vlg15/forward.bin
32bitRISC/32bitRISC/xst/work/vlg0A/alu.bin
32bitRISC/32bitRISC/xst/dump.xst/cpu.prj/ntrc.scr
32bitRISC/32bitRISC/isim.tmp_save/_1
32bitRISC/32bitRISC/isim/work/hdllib.ref
32bitRISC/32bitRISC/isim/work/hdpdeps.ref
32bitRISC/32bitRISC/isim/work/_c_p_u___t_e_s_t/xsim_c_p_u___t_e_s_t.cpp
32bitRISC/32bitRISC/isim/work/_c_p_u___t_e_s_t/_c_p_u___t_e_s_t.h
32bitRISC/32bitRISC/isim/work/_c_p_u___t_e_s_t/mingw/_c_p_u___t_e_s_t.obj
32bitRISC/32bitRISC/isim/work/write__back/write__back.h
32bitRISC/32bitRISC/isim/work/write__back/mingw/write__back.obj
32bitRISC/32bitRISC/isim/work/vlg77/reg__pipeline.bin
32bitRISC/32bitRISC/isim/work/vlg74/ram.bin
32bitRISC/32bitRISC/isim/work/vlg72/regfile.bin
32bitRISC/32bitRISC/isim/work/vlg6D/io__bus.bin
32bitRISC/32bitRISC/isim/work/vlg53/_c_p_u___t_e_s_t.bin
32bitRISC/32bitRISC/isim/work/vlg50/cpu.bin
32bitRISC/32bitRISC/isim/work/vlg50/decode.bin
32bitRISC/32bitRISC/isim/work/vlg3C/pc__gen.bin
32bitRISC/32bitRISC/isim/work/vlg3A/rom.bin
32bitRISC/32bitRISC/isim/work/vlg33/write__back.bin
32bitRISC/32bitRISC/isim/work/vlg2D/glbl.bin
32bitRISC/32bitRISC/isim/work/vlg15/forward.bin
32bitRISC/32bitRISC/isim/work/vlg0A/alu.bin
32bitRISC/32bitRISC/isim/work/rom/rom.h
32bitRISC/32bitRISC/isim/work/rom/mingw/rom.obj
32bitRISC/32bitRISC/isim/work/reg__pipeline/reg__pipeline.h
32bitRISC/32bitRISC/isim/work/reg__pipeline/mingw/reg__pipeline.obj
32bitRISC/32bitRISC/isim/work/regfile/regfile.h
32bitRISC/32bitRISC/isim/work/regfile/mingw/regfile.obj
32bitRISC/32bitRISC/isim/work/ram/ram.h
32bitRISC/32bitRISC/isim/work/ram/mingw/ram.obj
32bitRISC/32bitRISC/isim/work/pc__gen/pc__gen.h
32bitRISC/32bitRISC/isim/work/pc__gen/mingw/pc__gen.obj
32bitRISC/32bitRISC/isim/work/io__bus/io__bus.h
32bitRISC/32bitRISC/isim/work/io__bus/mingw/io__bus.obj
32bitRISC/32bitRISC/isim/work/glbl/glbl.h
32bitRISC/32bitRISC/isim/work/glbl/mingw/glbl.obj
32bitRISC/32bitRISC/isim/work/forward/forward.h
32bitRISC/32bitRISC/isim/work/forward/mingw/forward.obj
32bitRISC/32bitRISC/isim/work/decode/decode.h
32bitRISC/32bitRISC/isim/work/decode/mingw/decode.obj
32bitRISC/32bitRISC/isim/work/cpu/cpu.h
32bitRISC/32bitRISC/isim/work/cpu/mingw/cpu.obj
32bitRISC/32bitRISC/isim/work/alu/alu.h
32bitRISC/32bitRISC/isi
32bitRISC/32bitRISC/32bitRISC.ise_ISE_Backup
32bitRISC/32bitRISC/32bitRISC.ntrc_log
32bitRISC/32bitRISC/alu.v
32bitRISC/32bitRISC/cpu.bgn
32bitRISC/32bitRISC/cpu.bit
32bitRISC/32bitRISC/cpu.bld
32bitRISC/32bitRISC/cpu.cmd_log
32bitRISC/32bitRISC/cpu.drc
32bitRISC/32bitRISC/cpu.lso
32bitRISC/32bitRISC/cpu.ncd
32bitRISC/32bitRISC/cpu.ngc
32bitRISC/32bitRISC/cpu.ngd
32bitRISC/32bitRISC/cpu.ngr
32bitRISC/32bitRISC/cpu.pad
32bitRISC/32bitRISC/cpu.par
32bitRISC/32bitRISC/cpu.pcf
32bitRISC/32bitRISC/cpu.prj
32bitRISC/32bitRISC/cpu.stx
32bitRISC/32bitRISC/cpu.syr
32bitRISC/32bitRISC/cpu.twr
32bitRISC/32bitRISC/cpu.twx
32bitRISC/32bitRISC/cpu.ucf
32bitRISC/32bitRISC/cpu.unroutes
32bitRISC/32bitRISC/cpu.ut
32bitRISC/32bitRISC/cpu.v
32bitRISC/32bitRISC/cpu.xpi
32bitRISC/32bitRISC/cpu.xst
32bitRISC/32bitRISC/cpu_map.mrp
32bitRISC/32bitRISC/cpu_map.ncd
32bitRISC/32bitRISC/cpu_map.ngm
32bitRISC/32bitRISC/cpu_pad.csv
32bitRISC/32bitRISC/cpu_pad.txt
32bitRISC/32bitRISC/cpu_prev_built.ngd
32bitRISC/32bitRISC/cpu_summary.html
32bitRISC/32bitRISC/CPU_TEST.ant
32bitRISC/32bitRISC/CPU_TEST.jhd
32bitRISC/32bitRISC/CPU_TEST.tbw
32bitRISC/32bitRISC/CPU_TEST.tfw
32bitRISC/32bitRISC/CPU_TEST.xwv
32bitRISC/32bitRISC/CPU_TEST.xwv_bak
32bitRISC/32bitRISC/CPU_TEST_beh.prj
32bitRISC/32bitRISC/CPU_TEST_bencher.prj
32bitRISC/32bitRISC/CPU_TEST_gen.prj
32bitRISC/32bitRISC/CPU_TEST_isim_beh.exe
32bitRISC/32bitRISC/CPU_TEST_tbxr.exe
32bitRISC/32bitRISC/cpu_usage.xml
32bitRISC/32bitRISC/cpu_vhdl.prj
32bitRISC/32bitRISC/decode.v
32bitRISC/32bitRISC/device_usage_statistics.html
32bitRISC/32bitRISC/forward.v
32bitRISC/32bitRISC/io_bus.v
32bitRISC/32bitRISC/isim.cmd
32bitRISC/32bitRISC/isim.hdlsourcefiles
32bitRISC/32bitRISC/isim.log
32bitRISC/32bitRISC/isimwavedata.xwv
32bitRISC/32bitRISC/pc_gen.v
32bitRISC/32bitRISC/ram.v
32bitRISC/32bitRISC/regfile.v
32bitRISC/32bitRISC/reg_pipeline .v
32bitRISC/32bitRISC/results.txt
32bitRISC/32bitRISC/rom.v
32bitRISC/32bitRISC/tmpRTVStore.xwv
32bitRISC/32bitRISC/write_back.v
32bitRISC/32bitRISC/xilinxsim.ini
32bitRISC/32bitRISC/_xmsgs/bitgen.xmsgs
32bitRISC/32bitRISC/_xmsgs/fuse.xmsgs
32bitRISC/32bitRISC/_xmsgs/map.xmsgs
32bitRISC/32bitRISC/_xmsgs/ngdbuild.xmsgs
32bitRISC/32bitRISC/_xmsgs/par.xmsgs
32bitRISC/32bitRISC/_xmsgs/trce.xmsgs
32bitRISC/32bitRISC/_xmsgs/xst.xmsgs
32bitRISC/32bitRISC/_ngo/netlist.lst
32bitRISC/32bitRISC/xst/work/hdllib.ref
32bitRISC/32bitRISC/xst/work/vlg77/reg__pipeline.bin
32bitRISC/32bitRISC/xst/work/vlg74/ram.bin
32bitRISC/32bitRISC/xst/work/vlg72/regfile.bin
32bitRISC/32bitRISC/xst/work/vlg6D/io__bus.bin
32bitRISC/32bitRISC/xst/work/vlg50/cpu.bin
32bitRISC/32bitRISC/xst/work/vlg50/decode.bin
32bitRISC/32bitRISC/xst/work/vlg3C/pc__gen.bin
32bitRISC/32bitRISC/xst/work/vlg3A/rom.bin
32bitRISC/32bitRISC/xst/work/vlg33/write__back.bin
32bitRISC/32bitRISC/xst/work/vlg15/forward.bin
32bitRISC/32bitRISC/xst/work/vlg0A/alu.bin
32bitRISC/32bitRISC/xst/dump.xst/cpu.prj/ntrc.scr
32bitRISC/32bitRISC/isim.tmp_save/_1
32bitRISC/32bitRISC/isim/work/hdllib.ref
32bitRISC/32bitRISC/isim/work/hdpdeps.ref
32bitRISC/32bitRISC/isim/work/_c_p_u___t_e_s_t/xsim_c_p_u___t_e_s_t.cpp
32bitRISC/32bitRISC/isim/work/_c_p_u___t_e_s_t/_c_p_u___t_e_s_t.h
32bitRISC/32bitRISC/isim/work/_c_p_u___t_e_s_t/mingw/_c_p_u___t_e_s_t.obj
32bitRISC/32bitRISC/isim/work/write__back/write__back.h
32bitRISC/32bitRISC/isim/work/write__back/mingw/write__back.obj
32bitRISC/32bitRISC/isim/work/vlg77/reg__pipeline.bin
32bitRISC/32bitRISC/isim/work/vlg74/ram.bin
32bitRISC/32bitRISC/isim/work/vlg72/regfile.bin
32bitRISC/32bitRISC/isim/work/vlg6D/io__bus.bin
32bitRISC/32bitRISC/isim/work/vlg53/_c_p_u___t_e_s_t.bin
32bitRISC/32bitRISC/isim/work/vlg50/cpu.bin
32bitRISC/32bitRISC/isim/work/vlg50/decode.bin
32bitRISC/32bitRISC/isim/work/vlg3C/pc__gen.bin
32bitRISC/32bitRISC/isim/work/vlg3A/rom.bin
32bitRISC/32bitRISC/isim/work/vlg33/write__back.bin
32bitRISC/32bitRISC/isim/work/vlg2D/glbl.bin
32bitRISC/32bitRISC/isim/work/vlg15/forward.bin
32bitRISC/32bitRISC/isim/work/vlg0A/alu.bin
32bitRISC/32bitRISC/isim/work/rom/rom.h
32bitRISC/32bitRISC/isim/work/rom/mingw/rom.obj
32bitRISC/32bitRISC/isim/work/reg__pipeline/reg__pipeline.h
32bitRISC/32bitRISC/isim/work/reg__pipeline/mingw/reg__pipeline.obj
32bitRISC/32bitRISC/isim/work/regfile/regfile.h
32bitRISC/32bitRISC/isim/work/regfile/mingw/regfile.obj
32bitRISC/32bitRISC/isim/work/ram/ram.h
32bitRISC/32bitRISC/isim/work/ram/mingw/ram.obj
32bitRISC/32bitRISC/isim/work/pc__gen/pc__gen.h
32bitRISC/32bitRISC/isim/work/pc__gen/mingw/pc__gen.obj
32bitRISC/32bitRISC/isim/work/io__bus/io__bus.h
32bitRISC/32bitRISC/isim/work/io__bus/mingw/io__bus.obj
32bitRISC/32bitRISC/isim/work/glbl/glbl.h
32bitRISC/32bitRISC/isim/work/glbl/mingw/glbl.obj
32bitRISC/32bitRISC/isim/work/forward/forward.h
32bitRISC/32bitRISC/isim/work/forward/mingw/forward.obj
32bitRISC/32bitRISC/isim/work/decode/decode.h
32bitRISC/32bitRISC/isim/work/decode/mingw/decode.obj
32bitRISC/32bitRISC/isim/work/cpu/cpu.h
32bitRISC/32bitRISC/isim/work/cpu/mingw/cpu.obj
32bitRISC/32bitRISC/isim/work/alu/alu.h
32bitRISC/32bitRISC/isi
本网站为编程资源及源代码搜集、介绍的搜索网站,版权归原作者所有! 粤ICP备11031372号
1999-2046 搜珍网 All Rights Reserved.