文件名称:EDA
-
所属分类:
- 标签属性:
- 上传时间:2012-11-16
-
文件大小:214.33kb
-
已下载:0次
-
提 供 者:
-
相关连接:无下载说明:别用迅雷下载,失败请重下,重下不扣分!
介绍说明--下载内容来自于网络,使用问题请自行百度
利用 VHDL 设计的许多实用逻辑系统中,有许多是可以利用有限状态机的设计方案来
描述和实现的。无论与基于VHDL 的其它设计方案相比,还是与可完成相似功能的CPU相
比,状态机都有其难以逾越的优越性,它主要表现在以下几方面:
h由于状态机的结构模式相对简单,设计方案相对固定,特别是可以定义符号化枚举
类型的状态,这一切都为 VHDL 综合器尽可能发挥其强大的优化功能提供了有利条件。而
且,性能良好的综合器都具备许多可控或不可控的专门用于优化状态机的功能。 -利用 VHDL 设计的许多实用逻辑系统中,有许多是可以利用有限状态机的设计方案来
描述和实现的。无论与基于VHDL 的其它设计方案相比,还是与可完成相似功能的CPU相
比,状态机都有其难以逾越的优越性,它主要表现在以下几方面:
h由于状态机的结构模式相对简单,设计方案相对固定,特别是可以定义符号化枚举
类型的状态,这一切都为 VHDL 综合器尽可能发挥其强大的优化功能提供了有利条件。而
且,性能良好的综合器都具备许多可控或不可控的专门用于优化状态机的功能。
描述和实现的。无论与基于VHDL 的其它设计方案相比,还是与可完成相似功能的CPU相
比,状态机都有其难以逾越的优越性,它主要表现在以下几方面:
h由于状态机的结构模式相对简单,设计方案相对固定,特别是可以定义符号化枚举
类型的状态,这一切都为 VHDL 综合器尽可能发挥其强大的优化功能提供了有利条件。而
且,性能良好的综合器都具备许多可控或不可控的专门用于优化状态机的功能。 -利用 VHDL 设计的许多实用逻辑系统中,有许多是可以利用有限状态机的设计方案来
描述和实现的。无论与基于VHDL 的其它设计方案相比,还是与可完成相似功能的CPU相
比,状态机都有其难以逾越的优越性,它主要表现在以下几方面:
h由于状态机的结构模式相对简单,设计方案相对固定,特别是可以定义符号化枚举
类型的状态,这一切都为 VHDL 综合器尽可能发挥其强大的优化功能提供了有利条件。而
且,性能良好的综合器都具备许多可控或不可控的专门用于优化状态机的功能。
(系统自动生成,下载前可以参看下载内容)
下载文件列表
EDA.pdf
本网站为编程资源及源代码搜集、介绍的搜索网站,版权归原作者所有! 粤ICP备11031372号
1999-2046 搜珍网 All Rights Reserved.