CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - 周期测频

搜索资源列表

  1. LabVIEW

    0下载:
  2. 应用基于LabVIEW的虚拟仪器的构建方法,搭建和开发了音频信号频 谱测试系统,并与传统音频频谱仪所测得的频谱进行比较。系统的研发成功,能 极大地提高了频谱测试的效率,保证了测试系统的准确性、稳定性及安全性,且 具有成本低廉和开发周期较短的特点,对设计和研发类似测试系统具有一定的推 广价值。同时,本文给出了系统软硬件的设计方案,做出了可行的解决方案。-Application based on LabVIEW virtual instrument approach to build
  3. 所属分类:software engineering

    • 发布日期:2017-05-22
    • 文件大小:7015639
    • 提供者:zhuyuanyuan
  1. Text1

    0下载:
  2. 基于8051的频率计,使用stc的倍频功能可测至960kHz以上,同时可输出精确地自检信号,切换显示频率周期及显示锁定-Based on the 8051 frequency meter, using stc multiplier function can be measured to 960kHz or more, while self-test signal can be output accurately, the switching frequency cycles and displa
  3. 所属分类:SCM

    • 发布日期:2017-04-14
    • 文件大小:3660
    • 提供者:朱志超
  1. 123

    0下载:
  2. 1、 等精度数字频率/相位测试仪是电子通信电路测试设计常需要的一种工具。设计的指标包括,测量频率的范围:(0.1Hz-100MHz),测量精度:測频全域不大于百万分之一。具有脉宽测试功能,相位测试功能。系统的组成框图如下所示,TCLK为待测的信号,BCLK为系统的时钟。其主控制结构如图測频原理所示,采用高速的系统时钟BCLK对待测信号时钟TCLK进行计数,然后计算出一个周期的平均值,最后输出高8位数据。-1, and other precision digital frequency/phase
  3. 所属分类:Software Testing

    • 发布日期:2017-04-13
    • 文件大小:1784
    • 提供者:yelei
  1. Widthcapture

    0下载:
  2. 利用P2.0输出的时钟信号ACLK来模拟外部的脉冲电平,利用捕获/比较器1来 进行脉冲宽度测量,这里利用的是子系统SMCLK时钟来作为计数的。 测量脉冲宽度计算公式:[overflow*65535+(end-start)]*SMclk(周期) MCLK:8MHz SCLK:1MHz ACLK:32768Hz/8 待测信号:1/[32768/8(分频)]*(1/2)=高电平时间 参考信号测量:(end-start)]*SMclk(1/1M)=122/10^6 描述:将P2.0引
  3. 所属分类:嵌入式/单片机编程

    • 发布日期:2017-12-25
    • 文件大小:104448
    • 提供者:无可施及
  1. 方案二

    0下载:
  2. 本系统是基于CPLD和单片机的一种用于信号频率周期、时间间隔和占空比测量的数字频率计,系统由AGC(自动增益控制)电路、宽带放大电路、高速比较电路实现有效值10mV/频率100MHz和处理显示部分组成,其中AGC电路实现幅度自动增益控制使放大后的信号幅度在一定的范围内保持一致,比较电路将前级电路输出的信号转换成CPLD,利用等精度测频原理,实现闸门时间1S的高精度测量。单片机通信处理数据并显示,数据表明,系统精度达到发挥部分要求。(This system is a CPLD microcontr
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-04-30
    • 文件大小:77824
    • 提供者:小竹丶
  1. FPGA等精度频率计

    0下载:
  2. 先预置一个闸门信号,将该闸门信号作为D触发器的输入端,将被测信号作为D触发器的时钟,当闸门信号有效的时候(即从0到1的时候),在被测信号的上升沿来临的时候,闸门信号被送到D触发器的Q端口。D触发器的Q端口分别连接两个计数器,一个计数器对基准时钟计数(板子上的50M时钟或者用锁相环倍频后的高速时钟),另一个计数器对被测信号计数。当闸门信号有效被送到Q端口的时候,使能这两个计数器进行计数,当基准时钟计数到1s的时候,闸门信号拉低,无效(产生时间宽度为1s的闸门),计算这1s的时间内,被测信号计数了多
  3. 所属分类:VHDL编程

« 1 2»
搜珍网 www.dssz.com