CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 搜索资源 - counter pulse

搜索资源列表

  1. temperature

    1下载:
  2. 此设计以单片机STC89C51为核心,由声音传感器采集脉搏信号,经过LM324前置放大电路、滤波电路和比较电路后得到与脉搏相关的脉冲信号,将该脉冲信号作为定时/计数器T1中断信号交由单片机进行脉冲周期的计算,T0做定时器。然后得出每分钟的脉搏搏动次数(即心率),并将结果1602LCD上显示心率。在对人体脉搏检测时,具有检错排错的功能。若出现误操作(如不小心移动时产生的噪声)造成检测到的心跳次数不正确的结果,所以在程序中检测时间到达第5秒时,先对其进行计算,若结果超出正常范围则自动返回重新检测,直
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2014-04-21
    • 文件大小:1.27kb
    • 提供者:郑雄
  1. stm32-Frequency-meter

    5下载:
  2. 使用stm32通用计数器做的一个简易频率计,可以算出脉冲宽度还有其占空比-Done using a general-purpose counter stm32 simple frequency counter, you can calculate the pulse width as well as its duty cycle
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2013-04-14
    • 文件大小:1.12mb
    • 提供者:曾松德
  1. labviewmaichongjishu

    0下载:
  2. 用labview实现的脉冲计数器达到技术的效果-Using LabVIEW achieved pulse counter the effects of technology
  3. 所属分类:Other systems

    • 发布日期:2017-04-08
    • 文件大小:8.63kb
    • 提供者:玉林
  1. COUNTER

    0下载:
  2. 对外部输入的高频脉冲信号进行分频,应用于FPGA/CPLD .-External input of high-frequency pulse signal frequency, applies to FPGA/CPLD.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:953byte
    • 提供者:fsdfe
  1. freqm

    0下载:
  2. 以CPLD器件EPM7128SLC84-15为核心实现的简易数字频率计,采用在一定时间内对数字脉冲计数的方法,可直接测量TTL电平的数字脉冲信号的频率、周期和脉宽。其他一些信号可经过信号预处理电路变换后测量。 量程:1Hz~999999Hz 输入信号:(1)TTL电平数字脉冲信号;(2)方波/正弦波,幅度0.5~5V 显示:七段数码管显示频率(Hz)和周期/脉宽(us) 控制:两个拨码开关切换三种工作模式:测频率,测周期,测脉宽-Frequency Counter realize
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-09
    • 文件大小:1.01mb
    • 提供者:tom
  1. VHDL

    0下载:
  2. PWM控制就是产生一定周期,占空比不同的方波信号,当占空比较大时,电机转速较高,否则电机转速较低。当采用FPGA产生PWM波形时,只需FPGA内部资源就可以实现,数字比较器的一端接设定值输出,另一端接线性递增计数器输出。当线性计数器的计数值小于设定值时输出低电平,当计数器大于设定值时输出高电平,这样就可通过改变设定值,产生占空比不同的方波信号,从而达到控制直流电机转速的目的。 直流电机控制电路主要由2部分组成,如图1所示:  FPGA中PWM脉宽调制信号产生电路; &
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:36.55kb
    • 提供者:袁玉佳
  1. Counter

    0下载:
  2. 飞思卡尔单片机MC9SDG128B的计数器源程序,用于速度测量中脉冲个数统计,可以实现速度测量,路程测量等。-Freescale' s single-chip counters MC9SDG128B source for the pulse velocity measurement in the number of statistics, can achieve the speed measurement, distance measurement.
  3. 所属分类:SCM

    • 发布日期:2017-04-24
    • 文件大小:295.82kb
    • 提供者:leeki
  1. Pulsecount

    0下载:
  2. 脉冲计数,脉冲输入,脉冲上跳沿计数器加一,周期脉冲输入-Pulse count, pulse input, pulse on the jump along the counter plus one cycle pulse input
  3. 所属分类:Other systems

    • 发布日期:2017-04-04
    • 文件大小:1.01kb
    • 提供者:sam
  1. pulse_counter

    0下载:
  2. AVR MEGA8 Pulse Counter Proteus
  3. 所属分类:Windows Develop

    • 发布日期:2017-04-17
    • 文件大小:46.33kb
    • 提供者:starplus
  1. pulsecounter6

    0下载:
  2. counter pulse embedded
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-05
    • 文件大小:22.26kb
    • 提供者:nguyen
  1. Count

    0下载:
  2. 基于FPGA图形方法的同步模231计数器(设秒脉冲已给) -Graphical method based on the synchronous FPGA module 231 counter (pulse has been set up to)
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:18.38kb
    • 提供者:david
  1. ripple_carry_counter

    0下载:
  2. verilog 语言的简单的4为脉动进位计数器,附带仿真的激励块-verilog language into a simple 4-bit counter for the pulse, with the incentive simulation block
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:389.49kb
    • 提供者:qirui
  1. counter

    0下载:
  2. 外部计数+显示程序 功能: 单片机外部输入脉冲信号,定时器参与计数 计数值由数码管显示出来。-External count+ display program features: MCU external input pulse signal, the timer counts involved in counting by the digital tube display.
  3. 所属分类:SCM

    • 发布日期:2017-03-29
    • 文件大小:1.23kb
    • 提供者:WXY
  1. fpganaoz

    0下载:
  2. 基于FPGA闹钟系统的设计。 1.秒模块实际上是一个计数器,一秒记录一次并输出。 2.分,时模块在一个脉冲上升沿计数一次的基础上,加入了时间调整控制。 3.调整时间的控制模块,在使能信号有效时,才可实现时分的调整。 4.闹钟调整及控制模块,可实现闹钟设时的调节功能。 5.显示模块,实现时间与闹钟显示的切换。 6.闹铃模块,实现闹铃的发声装置。 7.总逻辑模块,实现电子闹钟相应功能的总系统。 -FPGA-based alarm system design. 1. S
  3. 所属分类:Other systems

    • 发布日期:2017-03-27
    • 文件大小:192.64kb
    • 提供者:maominchao
  1. fgg

    0下载:
  2. 频率的测量实际上就是在1s时间内对信号进行计数,计数值就是信号频率。用单片机设计频率计通常采用两种办法,第一种方法是使用单片机自带的计数器对输入脉冲进行计数;第二种方法是单片机外部使用计数器对脉冲信号进行计数,计数值再由单片机读取。-In the measurement of frequency is actually 1s to count time signal, numerical is signal frequency. Using single-chip microcomputer f
  3. 所属分类:Windows Develop

    • 发布日期:2017-04-01
    • 文件大小:16.69kb
    • 提供者:倪萍波
  1. xzvxvxcvz12g

    0下载:
  2. In the measurement of frequency is actually 1s to count time signal, numerical is signal frequency. Using single-chip microcomputer frequency plan by using two kinds of method, usually the first approach is to use own counter chip counting input puls
  3. 所属分类:Linux-Unix program

    • 发布日期:2017-04-05
    • 文件大小:16.6kb
    • 提供者:倪萍波
  1. answermachine5

    0下载:
  2. 这次设计的抢答器主要四部分组成,由优先编码器,寄存器和译码器组成的抢答电路,十进制计数器组成的倒计时电路,555定时器组成的秒脉冲发生器,十六进制计数器组成的计数器。-The design of the Responder mainly of four parts, by the priority encoder, register, and the composition of the answer in the decoder circuit, consisting of decimal c
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:304.04kb
    • 提供者:小王珊珊
  1. Freq_kx11

    0下载:
  2. 用51单片机的定时计数器0脉冲进行计数,并用LCD1602显示,如果脉冲特性好,精度可以达到1Hz,带宽1Hz-50KHz(系统时钟12M)-With 51 SCM timing counter pulse count, and 0 LCD1602 shows that if the pulse, precision can reach 1Hz, 1Hz bandwidth 50KHz- 12M clock (system).
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-06
    • 文件大小:1.21kb
    • 提供者:Julia
  1. Pulse-counter-using-AT89C4051

    0下载:
  2. Pulse counter using AT89C4051
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-05-10
    • 文件大小:2.36mb
    • 提供者:thanhhavdt
  1. NE555

    0下载:
  2. 6位数的计数器源程序,可以从0一直到999999,NE555的输出口P3.5计数,开机显示000000 * 数码管数据p0,数码管控制p2口,计数脉冲NE555 P3.5输出 调整NE555的电位器, * 可以观察到计数的变化, 去掉ne555的跳线,则停止计数-NE555 output counter pulse.
  3. 所属分类:SCM

    • 发布日期:2017-03-31
    • 文件大小:2.23kb
    • 提供者:hs
« 12 3 4 5 6 7 8 9 10 »
搜珍网 www.dssz.com