搜索资源列表
11912930snug06_cohen_sri_aji1.tar
- system verilog 的好例子 system verilog 的好例子
伪随机序列
- 线形反馈移位寄存器(LFSR)是数字系统中一个重要的结构,本程序可以自动产生AHDL,VHDL,Verilog的源代码及电路原理图。程序可以运行在win98/2000/NT平台-linear feedback shift register (LFSR) digital system is an important structure, the process can be automatically generated AHDL, VHDL, Verilog source code and ci
EDAshuzhizhong
- 设计一个能进行时、分、秒计时的十二小时制或二十四小时制的数字钟,并具有定时与闹钟功能,能在设定的时间发出闹铃音,能非常方便地对小时、分钟和秒进行手动调节以校准时间,每逢整点,产生报时音报时。实验平台: 1. 一台PC机; 2. MAX+PLUSII10.1。 Verilog HDL语言实现-The design of a can be hours, minutes, seconds time of 12 hours or 24 hours system, digital clock, and h
UART_VHDL
- 由于微电子学和计算机科学的迅速发展,给EDA(电子设计自动化)行业带来了巨大的变化。特别是进入20世纪90年代后,电子系统已经从电路板级系统集成发展成为包括ASIC、FPGA/CPLD和嵌入系统的多种模式。可以说EDA产业已经成为电子信息类产品的支柱产业。EDA之所以能蓬勃发展的关键因素之一就是采用了硬件描述语言(HDL)描述电路系统。就FPGA和CPLD开发而言,比较流行的HDL主要有Verilog HDL、VHDL、ABEL-HDL和 AHDL 等,其中VHDL和Verilog HDL因适合
ovm-2.0.2
- OVM(Open Verification Methdology) for system verilog or systemC
systemverilog
- a good book on system verilog
traffic
- 实现路口交通灯系统的控制方法很多,可以用标准逻辑器件,可编程控制器PLC,单片机等方案来实现。但是这些控制方法的功能修改及调试都需要硬件电路的支持,在一定程度上增加了功能修改及系统调试的困难。因此,在设计中采用EDA技术,应用目前广泛应用的Verilog HDL硬件电路描述语言,实现交通灯系统控制器的设计,利用MAX+PLUS 集成开发环境进行综合、仿真,并下载到CPLD可编程逻辑器件中,完成系统的控制作用。-Intersection traffic signal systems to ach
sc2v_latest.tar
- system C to verilog converter
sva
- SVA reference manual-quick system verilog reference manual
vmm-1[1].1.1.tar
- vmm system verilog source code
Automatic_Car_Parking_using_FPGA
- it about automatic car parking system in verilog
traffic
- verilog交通灯程式,分别A方向和B方向的交通灯,-verilog of traffic light system,which are A direction and B direction of traffic light.
DE2_NIOS_HOST_MOUSE_VGA
- 显示控制电路是整个场序彩色显示【15】【16】系统的心设计部分,本文采用Verilog HDL来设计。首先编写对各单元电路进行以行为级描述的Verilog代码,再用EDA工具对Verilog HDL代码进行功能仿真和逻辑综合。-Display control circuit is the field sequential color display 【15】 【16】 system design part of the heart, this paper Verilog HDL to desig
LIP1701CORE_system_watchdog
- System watchdog verilog code
verilog-system-function
- verilog系统函数的详细讲解并附带例子,对初学者很有帮助-verilog explain in detail and with examples of system functions, useful for beginners
verilog
- AHB BUS, Master Slave Arbiter,AHB System是由Master,Slave,Infrastructure 三部分所组成。-example-AHB BUS, Master Slave Arbiter
digitron
- 数码管驱动实例,产生一个每秒递增的16bit数据 以16进制方式显示在4位数码管上(Digital tube driver instance, generate a 16bit data increments per second It is displayed on 4 bit digital tube by 16 Decimal System)
OFDM
- OFDM通信系统完整的收发Verilog代码(Verilog code of OFDM communication system)
Verilog数字系统设计教程
- verilog数字系统设计教程,全面,专业,非常不错,适合初学者(Verilog digital system design course, comprehensive, professional, very good, suitable for beginners.)