搜索资源列表
曼彻斯特码
- 今天看了一下从fpga上下的曼彻斯特编解码的程序,感觉不是很清楚,仿真了一下,更迷茫了,大家看看为啥这程序要这么编呢? 程序比较长,不过写的应该还是不错的,看了后应该有收获。 总的思路是这样: 1 通过一个高频的时钟检测wrn信号,如果检测到上升沿,则表明开始编码,将输入的8位数据转为串行,并编码,然后输出。 2 定时信号是从高频时钟16分频后得到的,在wrn上升沿后16分频使能,在编码结束后禁止分频输出。 3 no_bits_sent记录串行输出的位数,应该是从0010到1
USB2.0
- usb+fpga开发板电路图,PDF格式,可以用来学习USB2.0相关程序开发
crc校验的matlab程序
- crc校验的matlab程序,对多项式进行处理,可以正常运行,经过fpga实现验证-crc check of the matlab program, processing of the polynomial can be normal operation, after verification fpga implementation
throughput_c_program
- 一个计算吞吐量的C程序,对FPGA实现很有用-a compution of throughput c_program
AD7656
- AD7656芯片的FPGA接口程序,实现AD采样和数字信息转换-AD7656 chip FPGA interface program, the AD sampling and digital information into
exercise3
- 用verilog实现dsp与Fpga接口的同步设计,其功能包括读写操作及四个功能模块,采用两个fifo实现不同时钟域的地址与数据的转换,在quartus ii11.0环境下运行,运行此程序之前需运行将调用fifo。-Dsp using verilog achieve synchronization with Fpga interface design, its features include read and write operations and four functional modul
emif_tt
- 实现dsp与fpga的emif的verilog异步实现,可实现异步读写以及相应功能模块控制,文件中包含仿真后的波形图形以及仿真测试程序,运行环境quartus ii11.0,仿真环境mmodelsim se 6.5d-Achieve dsp and fpga verilog asynchronous implementation of the emif, enabling asynchronous reading and writing as well as the corresponding
USB-VC1
- USB开发上位机程序,实现了用上位机控制FPGA开发板的灯。-Uucclv a u5E09 u3F0D u7F0D u7A0B u7A0B u5E8E u5B9E u7B0 u4E86 u7528 u4E0A u4F4D u673A u63A1 u5236FPGA u5F00 u53D1 u677F u7684 u706F u3002