搜索资源列表
LED.VHDL
- LED控制VHDL程序与仿真 分别介绍采用FPGA对LED进行静态和动态显示的数字时钟控制程序-LED control procedures and VHDL simulation briefed on the use of FPGA LED static and dynamic significantly the figures show clock control procedures
clock24
- 这是一个数字时钟的Verilog程序 仿真通过 能实现秒 分 时 计时-This is a digital clock Verilog simulation process can be achieved through the TDM time seconds
12312
- 51单片机,数字时钟,有keilC和ISIS仿真-51 single-chip, digital clock, a simulation keilC and ISIS
Digital_Clock
- 使用汇编语言实现数字时钟设计,用7seg完成显示,并可以通过button对时钟进行调整。并包括系统仿真原理图,适合做设计者使用-The use of assembly language to achieve digital clock design, with the completion of 7seg show, and can adjust the button on the clock. And includes system simulation schematic diagram,
cheshi112
- LPC2124+数码管+液晶+串口+键盘设置+1302 数字时钟 带proteus仿真-LPC2124+ Digital tube+ LCD+ Serial+ Keyboard settings+ 1302 Digital Clock with Proteus Simulation
mcudesign
- 单片机设计,毕业设计 16×16点阵(滚动显示)论文+程序 cdma通信系统中的接入信道部分进行仿真与分析 LED显示屏动态显示和远程监控的实现 MCS-51单片机温度控制系统 USB接口设计 毕业设计(论文)OFDM通信系统基带数据 仓库温湿度的监测系统 单片机串行通信发射机 单片机课程设计__电子密码锁报告 单片机控制交通灯 电动智能小车(完整论文 电气工程系06届毕
deCPLDVHDLshijong
- 基于CPLD的VHDL语言数字钟(含秒表)设计 利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。 -CPLD based on the VHDL language di
LCD1602yejingxianshidianzishizhong
- lcd显示,数字时钟设计,已经编译通过,并通过了protues的仿真,大家放心使用 -lcd display, digital clock design, has been compiled through, and through the protues simulation, we rest assured that the use of
clock
- 这是一个数字时钟的数字逻辑电路,整个工程打包上传,时钟可以计时、校时、整点报时、定时闹钟。使用电路图实现的。在quatarsII里面仿真的并且下载到DE2板上运行过。-This is a digital clock digital logic circuits, the whole project package upload, the clock could be time, school hours, the whole point timekeeping, timing alarm clo
DS1302
- 本设计通过PROTEUS仿真,利用ds1302时钟芯片实现数字时钟的功能,可通过按键对时间进行调节。-This design through the PROTEUS simulation, using ds1302 clock chip digital clock function by pressing a button right time to adjust.
protues
- protues仿真的数字时钟(附带万年历),程序用keilC可以运行,t适合初学者-protues simulation digital clock (with calendar), the program used keilC can run, t suitable for beginners
13022
- 数字时钟 能够实现报警功能以及秒表功能 有Proteus仿真 比较齐全-shuzishizhong
jiaotongdeng
- 2009年8月12日 ... [ggaoden.rar] - 基于AT89C51系列单片机的按键识别的C51程序广告灯的左移右移 ... [ clock.rar] - 多功能数字时钟设计,用proteus仿真实现! [8951clock.rar] - at89c51作的 一个时钟程序和电路,可作为电子时钟设计的参考,用c51写的程序,protel99se ..... · C8051f020是基于51核的业界8位单片 ·IC卡的读取源程序,包括源代码. ... -there are daima
clock--proteus-for-8051
- 8051 数字时钟仿真 采用protues软件仿真-8051 数字时钟仿真
time
- 单片机程序,数字时钟,时分秒均可调节,可一键暂停或启动或复位,带dsn设计图,可直接仿真。(Microcontroller programming, digital clock, minutes and seconds can be adjusted, can be a key to start or pause or reset, with dsn design, direct simulation.)
8位数字显示的简易频率计
- (1)能够测试10HZ~10MHZ的方波信号; (2)电路输入的基准时钟为1HZ,要求测量值以8421BCD码形式输出; (3)系统有复位键; (4)采用分层次分模块的方法,用Verilog HDL进行设计,并对各个模块写出测试代码; (5)具体参照说明文档(包含源代码,仿真图,测试波形,详细的设计说明)(A square wave signal capable of testing 10HZ~10MHZ; (2) the reference clock input by the ci
Digital_Clock
- 用verilog写的数字时钟代码,亲测可用,可自行编写test bench进行仿真(Written in Verilog digital clock code, pro test available, you can write your own test bench for simulation)
Clock_Synchronization_Module
- 数字接收机中频部分数字时钟的设计 包括matlab仿真 verilog代码、 testbench代码 以及word设计文档(Design of medium frequency digital clock in digital receiver Including Matlab simulation Verilog, testbench code, and design documents)
Clock
- 本设计实现了一种基于FPGA的数字时钟设计,应用Verilog硬件描述语言进行数字电路设计,采用自顶向下的方法将电路系统逐层分解细化,设计数字时钟总体结构、各模块及相应具体电路。在Quartus II 9.0工具软件环境下编译、仿真。最后下载到FPGA实验平台进行测试。本数字时钟具有显示时间、通过按键校准时间、整点报时等功能。(This design realizes a digital clock design based on FPGA, uses the Verilog hardware
LED控制VHDL程序与仿真
- LED控制VHDL程序与仿真 分别介绍采用FPGA对LED进行静态和动态显示的数字时钟控制程序。