搜索资源列表
SPWM输出,SVPWM输出,移相PWM输出
- SPWM输出,SVPWM输出,移相PWM输出-SPWM output SVPWM output phase shift PWM output
2FSK2psk
- 2FSK2PSK-二进制频移键控和相移键控信号发生器的源程序,是基于QUARTUS II软件平台,使用VHDL语言-2FSK2PSK-binary frequency shift keying and phase shift keying signal generator source, QUARTUS II is based on the software platform, the use of VHDL
QPSK_DSP
- QPSP,四相绝对移相键控的DSP程序,在TMS320VC5402开发板上调试通过-QPSP, four phase absolute phase shift keying DSP procedures, In TMS320VC5402 debugging through development board
用Verilog语言实现QPSK调制
- 用Verilog语言实现QPSK调制,QPSK是一种数字调制方式。它分为绝对相移和相对相移两种。 -Verilog language using QPSK modulation, QPSK is a digital modulation. It is divided into absolute and relative phase shift of the phase shift of two.
BPSK
- 八相移键控调制的Verilog程序,给出了各个子模块的程序,实现了信号调制。-Eight-phase shift keying modulation of the Verilog program, each module is given the procedures, the signal modulation.
32_16div
- 这是一个简单的除法器(32bit/16bit),采用移位相减法-This is a simple divider (32bit/16bit), using phase shift subtraction
psk
- 应用verilog语言编写实现二元相移键控调制过程-Application verilog language to achieve binary phase shift keying modulation
dfdf
- 晶闸管的触发方式有移相触发和过零触发两种.files-SCR trigger a phase shift means trigger and trigger two zero. Files
DDR_SDRAM_controller
- DDR SDRAM控制器的VHDL源代码,含详细设计文档。 The DDR, DCM, and SelectI/O™ features in the Virtex™ -II architecture make it the perfect choice for implementing a controller of a Double Data Rate (DDR) SDRAM. The Digital Clock Manager (DCM) provides t
Lowfrequencydigitalphasetester
- 低频数字式相位测试仪,本设计给出了以凌阳16位单片机Spce061A为核心的数字式相位测量的基本原理与实现方案。该系统由相位测量仪、数字式移相信号发生器和移相网络三个模块构成,分别由两块单片机独立地实现控制与显示功能。采用DDS技术生成两路正弦波信号,并通过改变存储器中数据读取的起始地址来实现数字移相的功能,用Ф-T变换技术来实现相位差的测量,使得测量分辨率精确到0.1º ,测得的频率与相位差值送入LCD进行显示,加入红外键盘以及语音播报的功能,使得系统具有智能化、人性化的特色。-Low
pnseed
- calculates Linear Feedback Shift Register(LFSR) mask and seed values for a specific phase shift.
dds_easy
- 直接频率合成DDS模块的ise工程,可以直接下载,在Spartan3/Spartan3E上验证通过。该DDS模块可以产生双通道的不同频率的正弦波,也可以产生同频的任意相位差的相移波形。本模块累加器位数为32位,可以产生12位相位精度12位量化精度的正弦波。该设计例化一个Block Ram,为节省储存空间仅需要储存1/4周期的数据。根据需要,可以重新修改数据,改变波形。-DDS direct frequency synthesizer module ,ise project, can be dir
SIG_1KHz
- 任意移相方波信号产生的VHDL代码。输入任意一个的相位偏移值就都能产生与参考方波有指定相位差的同频信号。-Square-wave signal of arbitrary phase shift generated by VHDL code. Enter any one of the phase offset can be generated on a designated phase with the reference square wave signal the same frequency
cpsk_dpsk
- 数字通信系统相移键控CPSK信号和差分相移键控的调制与解调的VHDL代码-Phase shift keying digital communication system CPSK signals and differential phase-shift keying modulation and demodulation of the VHDL code for
gsfsq
- 一种电机调速控制方法,单片机:P89LPC9401.包括主要是对可控硅移相触发,程序主要包括利用P89LPC9401的FLASH,作数据存储器用的读写(不多见的思路)可控硅的移相触发程序。以及PCF8576笔画液晶屏的驱动程序-A motor speed control method, MCU: P89LPC9401. Including key is to trigger the SCR phase-shift, the program includes the use of P89LPC94
10512210247008
- 该数字式相位测量仪以单片机 (89c52) 为核心 , 通过高速计数器 CD4040 为计数器计算脉冲个数从 , 而达到计算相位的要求 , 通过 8279 驱动数码管显示正弦波的频率,不采用一般的模拟的振动器产生 , 而是采用单片机产生 , 从而实现了产生到显示的数字化 . 具有产生的频率精确 , 稳定的特点 . 相移部分采用一般的 RC 移相电路 , 节省了成本。-The digital phase-measuring instrument in order to microcontrolle
psk_de
- 应用verilog语言编写实现二元相移键控解调过程。-Application verilog language to achieve binary phase shift keying demodulation.
Universal_Asynchronous_Receiver-Transmitter
- 可以实现二进制振幅键控、二进制频移键控和二进制相位键控的解调和调制功能。-Can achieve binary amplitude shift keying, binary frequency shift keying and binary phase shift keying demodulation and modulation functions.
Thejammingofspreadspectrumcommunicationssystemandt
- 西电毕业论文,文章详细的阐述了直扩原理并且进行了仿真。扩展频谱技术有多种基本实现方式,本文主要介绍的是直接序列 扩频技术,特别针对二进制的 PSK调制解调技术,直接序列扩频系统的抗干 扰能力分析与直接序列扩频系统的同步方法,并进行了相关仿真分析。-Spread spectrum communications has many basic manners of implementation, this paper main introduces the dir
FPGA_phase-shift
- 本文介绍基于FPGA和DDFS技术,应用Altera公司的FPGA开发工具DSP Builder设计数字移相信号发生器,该数字移相信号发生器的频率、相位、幅度均可预置,分辨率高,精确可调。-This paper introduces FPGA and DDFS technology based on FPGA development tools DSP Builder design of digital phase shift signal generator using Altera, fre