搜索资源列表
PhaseNoise.rar
- 小数分频技术解决了锁相环频率合成器中的频率分辨率和转换时间的矛盾, 但是却引入了严重的相位噪声, 传统的相位补偿方法由于对Aö D 等数字器件的要求很高并具有滞后性实现难度较大。$2 调制器对噪声具有整形的功 能, 因而将多阶的$2 调制器用于小数分频合成器中可以很好地解决他的相位噪声的问题, 大大促进了小数分频技术的 发展和应用。文章最后给出了在GHz 量级上实现的这种新型小数分频合成器的应用电路, 并测得良好的相噪性能。,Fractional-N technology to s
lc72131
- sanyo pll 收音控制IC LC72131资料-Sanyo AM/FM PLL Frequency Synthesizer datasheet
DPLL
- 数字锁相环频率合成器的vhdl实现的源代码-Digital PLL Frequency Synthesizer vhdl source code to achieve
LMX2306
- LMX2306在锁相环式频率合成器中应用。-LMX2306 PLL Frequency Synthesizer in the application.
ddfsdemo
- 直接数字频率合成器(Direct Digital Frequency Synthesizer:DDFS)的VHDL程序,开发环境是QuartusII,系统时钟为50MHz,由PLL产生DDFS的工作时钟166.67MHz,地址位宽为24位,频率字为20,相位字为10,RAM用于存储查找表,其地址位宽为10,数据位宽为8。-Direct Digital Frequency Synthesizer ( DDFS) of the VHDL program, the development enviro
ML5830DS
- 该IC利用的无线频率范围是ISM频带的5.790G~5.840GHz。采用FSK调制方式。集成有上行转换混频器、缓冲器及预驱动器放大器、Fractional-N型(分数型锁相型)频率合成器等-The use of radio frequency IC is the ISM band 5.790G ~ 5.840GHz. Using FSK modulation. Integrated upconverter mixer, buffer and pre-driver amplifier, Frac
shuanglushuzihecheng
- 摘要 电能表作为用电量的测量工具广泛的应用于各种场合。在电能表校表系统中,需要的最基本的输入信号源是高精度双路正弦信号源,并要求可对其频率、相位、幅值进行调节,来对电能表进行校准。 基于单片机的程控信号源设计,运用数字调相、数字调幅和数字调频等技术,要求实现相位、幅度、频率的高精度程控调节。本文设计了一种利用锁相环频率合成技术和数字波形合成技术组成的程控低频正弦波信号发生器,并给出了调幅、调频、调相的实用电路,频率调节通过改变8253计数器的分频系数来实现;相位调节由51单片机预置计数器
LC72131_And_LA1837pdf
- LC72171锁相环频率合成器,LA1823做高中频处理和音频解调-LC72171 PLL frequency synthesizer, LA1823 to do high-frequency processing and audio demodulation
84f704a6df6c
- 介绍数字锁相环的基本结构,详细分析基于FPGA的数字锁相环的鉴相器、环路滤波器、压控振荡器各部分的实现方法,并给出整个数字锁相环的实现原理图。仿真结果表明,分析合理,设计正确。-MC145159 PLL frequency synthesizer design and realization of PLL frequency synthesizer the basic principles of integrated PLL chip M C 145159 work characteristic
Deltaementation
- Delta_Sigma调制 锁相频率合成器的设计与实现-Delta_Sigma modulation PLL Frequency Synthesizer Design and Implementation
CXA1019
- 本调频收音机主要由FM/AM收音机芯片CXA1019、PLL且频率合成器BU2614和单片机AT98C51组成。收音机以单片机AT98C51为控制核心, 实现全频搜索、指定频率范围搜索和手动搜索电台 本收音机还使用了数字电位器(X9511)控制音量。采用液晶显示器显示载频和时钟等信息, 大幅度降低了系统的功耗。整机实现3V 电源工作, 采用E2PROM(AT24C04)存储电台, 还增加了立体声解码功能。-Mainly by the FM radio FM/AM radio IC CXA1019
DPLLdesign
- 数字锁相环频率合成器的设计,数字鉴相器,数字滤波器,数控振荡器,反馈分频器-Digital PLL frequency synthesizer, digital phase detector, digital filter, digital control oscillator, the feedback divider
PLL_prj
- 对锁相环频率综合器进行仿真计算,以优化环路参数。-PLL frequency synthesizer for the simulation to optimize the loop parameters.
Frequency-Synthesizer-using-PLL
- DC converter book-DC DC converter book
radio
- 调频接收机(FM Radio)一直在人们的生活娱乐中占有非常重要的地位,从老式的晶体管收音机到今天的网络收音机,诸如MP3、智能手机、便携式Video播放器等产品中嵌入FM部分。基于FM Radio的广泛应用,本设计主要研究利用单片机实现接收的智能控制。利用所学的高频知识和单片机知识,通过硬件、软件两方面的设计实现功能。- According to the demand of my design,I utilized the digital frequency Synthesizing te
LC72131M
- AM/FM PLL Frequency合成器-AM/FM PLL Frequency Synthesizer
PICcontrolmc145170
- PIC单片机控制PLL频率合成器MC145170应用源码.-PIC Single-chip PLL frequency synthesizer control MC145170 application source code.
AD4360config
- 此代码是ADI公司的锁相频率合成芯片ADF4360配置程序,采用Verilog HDL语言编程,并且经过实验验证。-This code is ADI PLL frequency synthesizer chip ADF4360 configuration procedures, using Verilog HDL language programming, and after experimental verification.
MB1504
- MSP430控制MB1504制作多用途锁相环频率合成器模块-MSP430 control MB1504 to make multi purpose PLL frequency synthesizer module
锁相环频率合成
- 基于51单片机的锁相环频率合成器的设计。使用PLL集成芯片CD4046,可编程分频芯片CD4522(同MC14522),使用LCD1602显示,频率由按键输入。标准输入信号为1khz方波。(Design of PLL Frequency Synthesizer Based on 51 single chip microcomputer. Using PLL integrated chip CD4046, programmable frequency division chip CD4522 (M