CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - 交通灯 接口

搜索资源列表

  1. verilog_shili

    0下载:
  2. 计数器 锁存器 12位寄存器 带load,clr等功能的寄存器 双向脚(clocked bidirectional pin) 一个简单的状态机 一个同步状态机 用状态机设计的交通灯控制器 数据接口 一个简单的UART 测试向量(Test Bench)举例: 加法器源程序 相应加法器的测试向量test bench)
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:11433
    • 提供者:李进来
  1. danpianji.doc

    0下载:
  2. VHDL语言设计数字系统,VHDL是Very High Speed Integrated Circuit Hardware Descr iption Language 的缩写,意思是超高速集成电路硬件描述语言。本课程设计分析了现代城市交通控制与管理问题的现状,结合城市交通的实际情况阐述了交通灯控制系统的工作原理。编写了程序控制8255A可编程并行接口芯片,使红、绿、黄发光二极管按照十字路口交通信号灯的规律交替发光,模拟了交通信号灯简单的工作。-VHDL language design digit
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:314519
    • 提供者:liang
  1. 1

    0下载:
  2. 微机原理与接口技术实验 交通灯 8255 8259 8253-Microcomputer Principle and Interface Technology Experiment traffic lights 825582598253
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-17
    • 文件大小:355210
    • 提供者:赵超群
  1. trafficlight

    0下载:
  2. 这个程序实现了交通灯的模拟工作,并设置了计数器以及倒数显示接口驱动-This program implements the simulation of traffic lights work, and set the counter and countdown display interface driver
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:1520
    • 提供者:王志勇
  1. jiaotongdeng

    0下载:
  2. 通过并行接口8255实现十字路口交通灯的模拟控制,进一步掌握对并行口的使用。-Crossroads traffic lights analog control via the parallel interface 8255, and further understand the use of the parallel port.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-10
    • 文件大小:2300349
    • 提供者:徐剑锋
  1. Chapter5

    0下载:
  2. Chapter5文件夹: (1)实验1:键盘扫描输入实验,完整的设计工程文件在JIANPAN文件夹下 (2)实验2:扫描数码显示器实验,完整的设计工程文件在SCANLED文件夹下 (3)实验3:点阵显示实验,完整的设计工程文件在DIANZHEN文件夹下 (4)实验4:交通灯控制实验,完整的设计工程文件在JTDKZHQ文件夹下 (5)实验5:数字钟实验,完整的设计工程文件在CLOCK文件夹下 (6)实验6:液晶显示实验,完整的设计工程文件在LCD文件夹下
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-03
    • 文件大小:13562553
    • 提供者:boyzone
  1. traffic_controller

    0下载:
  2. 一款交通灯控制芯片的verilog源码,该源码通过仿真并在FPGA上运行成功,可以实现上位机操作控制交通灯的工作模式:两相模式和四相模式。上位机操作通过串口调试助手来完成。源码中与上位机的接口采用的是UART接口。-This is a verilog code for a kind of traffic light controller. The code was simulated and verificated on FPGA. When the code works on FPGA, it
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-15
    • 文件大小:7149
    • 提供者:耿瑞
搜珍网 www.dssz.com