CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - 插值滤波器

搜索资源列表

  1. bbb

    0下载:
  2. AVS运动补偿电路的VLSI设计与实现 提出了一种基于AVS标准的高效的运动补偿电路硬件结构,该设计采用了8 X 8块级流 水线操作,运动矢量归一化处理和插值滤波器组保证了流水线的高效运行以及硬件资源的最优 利用。采用Verilog语言完成了VLSI设计,并通过EDA软件给出仿真和综合结果。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:211.4kb
    • 提供者:sss
  1. hbf

    1下载:
  2. 半带插值滤波器设计、综合、仿真和硬件测试-Half-band interpolation filter design, synthesis, simulation and hardware test
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:18.28kb
    • 提供者:pll
  1. DVBS_variable_interpo_ation_rate_in_the_CIC_filter

    0下载:
  2. DVBS中可变插值率CIC滤波器设计及其FPGA实现-DVBS variable interpolation rate in the CIC filter design and FPGA implementation
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-27
    • 文件大小:256.47kb
    • 提供者:saxon
  1. FIR

    1下载:
  2. 级联优化的半带插值滤波器,分模块设计-Half-band interpolation filter cascade optimization sub-module design.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-20
    • 文件大小:23.92kb
    • 提供者:陈凯
  1. interp_24_cic

    0下载:
  2. 基于fpga的插值CIC滤波器设计,采用verilog编写,24倍插值,仿真通过-Fpga-based interpolation CIC filter design using verilog write, 24x interpolation, through simulation
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-10
    • 文件大小:2.23mb
    • 提供者:zengdeqian
  1. filter_lpm_shaping

    0下载:
  2. 4倍内插值的fir成型滤波器,语言vhdl,工程已建立,可以直接运行-4x interpolation of fir shaping filter, language vhdl, project has been established, you can directly run
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-10
    • 文件大小:16.19mb
    • 提供者:chen
  1. CIC-interpolation-filter

    0下载:
  2. 多级插值CIC滤波器,3级、过采样率为2的8位CIC插值滤波器,系统工作时钟的频率是数据速率的2倍 -Multi-stage interpolation CIC filter 3, an oversampling ratio of eight CIC interpolating filter, the operation clock frequency of the system 2 is twice the data rate
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-11
    • 文件大小:719byte
    • 提供者:刘六
  1. CIC_filter

    0下载:
  2. 抽取:(接收端) 中频信号IF 20M(采样率是50M) 下变频信号 MIX_O 1M(50M) 采用CIC滤波器进行降采样率。 插值:(发送端) 基带信号上变频到1M,采样率是2.5M,采用CIC滤波器进行升采样率处理。 注释:升采样率或者降采样率不会改变原始信号的中心频率,但是频谱分布会发生改变。-Extraction: (receiver) IF signal 20M (sampling rate is 50M) down-conversion signal M
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-27
    • 文件大小:9.25mb
    • 提供者:曾锦
搜珍网 www.dssz.com