搜索资源列表
VHDL_Development_Board_Sources
- 这是我最近买的一套CPLD开发板VHDL源程序并附上开发板的原理图,希望对你是一个很好的帮助!其中内容为:8位优先编码器,乘法器,多路选择器,二进制转BCD码,加法器,减法器,简单状态机,四位比较器,7段数码管,i2c总线,lcd液晶显示,拨码开关,串口,蜂鸣器,矩阵键盘,跑马灯,交通灯,数字时钟.-which I have recently bought a CPLD Development Board VHDL source code accompanied the development
Verilog_Development_Board_Sources
- 朋友,我是Jawen.看到先前上载的一套CPLD开发板的VHDL源码挺受欢迎的,现在就将她的Verilog源码也一并贡献给大家:8位优先编码器,乘法器,多路选择器,二进制转BCD码,加法器,减法器,简单状态机,四位比较器,7段数码管,i2c总线,lcd液晶显示,拨码开关,串口,蜂鸣器,矩阵键盘,跑马灯,交通灯,数字时钟-friends, I Jawen. previously seen on the set of CPLD Development Board VHDL source code q
clock-a-stopwatch
- 基于DE2-70平台,可实现功能: 1、在LCD上显示时间 2、在数码管上显示跑表-DE2-70-based platform, enabling functions: 1、display time on the LCD 2、display stopwatch the digital tube
freqm
- 以CPLD器件EPM7128SLC84-15为核心实现的简易数字频率计,采用在一定时间内对数字脉冲计数的方法,可直接测量TTL电平的数字脉冲信号的频率、周期和脉宽。其他一些信号可经过信号预处理电路变换后测量。 量程:1Hz~999999Hz 输入信号:(1)TTL电平数字脉冲信号;(2)方波/正弦波,幅度0.5~5V 显示:七段数码管显示频率(Hz)和周期/脉宽(us) 控制:两个拨码开关切换三种工作模式:测频率,测周期,测脉宽-Frequency Counter realize
VHDL
- DEMO2 数码管扫描显示电路/DEMO4 计数时钟 DEMO5 键盘扫描设计/DEMO6 波形发生器/DEMO7 用DAC实现电压信号检测/DEMO8 ADC电压测量/DEMO9 液晶驱动电路设计-DEMO2 digital tube display circuit scan/DEMO4 count clock scan design DEMO5 keyboard/DEMO6 Waveform Generator/DEMO7 implementation by DAC voltage si
Mars-EP1C6-F_code2
- 此包为FPGA学习板接口实验程序源代码,共包括13个实验程序,有7段数码管,1602液晶显示,12864液晶显示,I2C总线,串口通信,拨码开关等.-The packet interface to FPGA board experimental procedure to study the source code, a total of 13 experimental procedure, there are 7-segment digital tube, 1602 LCD 12864 LCD,
lcd
- 用Verilog写的数码管动态显示代码,可以直接使用,在quartus ii软件9.0以上版本运行-Verilog digital control with dynamic display of written code, can be used directly in the quartus ii software, version 9.0 or above to run
EX2
- nios ii 嵌入式 实现数码管(按键切换)、LCD时间显示-nios ii embedded digital control implementation (key switch), LCD time display
clk
- 程序实现数码管日期显示(按键可控制月日、时分、分秒切换)和LCD显示-Program for digital date display (buttons can control the day, hours, minutes and seconds to switch) and LCD display
LCD_KEY
- Verilog代码,由4*4扫描式键盘输入数字或运算符号,数码管上显示数字、同时LCD上显示数字或字符。-Verilog code scanning from 4* 4 keyboard input number or operator symbol, displayed on the digital numbers displayed on the LCD while numbers or characters.
lcdasegaled
- lcd显示 跑马灯显示 七段数码管计时 12232F是一种内置8192个16*16点汉字库和128个16*8点ASCII字符集图形点阵液晶显示器,它主要由行驱动器/ 列驱动器及128×32全点阵液晶显示器组成。可完成图形显示,也可以显示7.5×2个(16×16点阵)汉字.与外部CPU接口采用并行或串行方式控制。-lcd display Seven-Segment LED Display Marquee is a built-in timing 12232F 8192 16* 16 points
Lock-source
- (1)通过8279的功能连接4*4的键盘和8位LED数码显示管,实现密码的键盘输入,数码管输出,并具备简单的功能键。 (2)利用步进电机模拟开门过程,在密码输入正确时启动,在接收到外部中断时停止。 (3)具有按键发声功能。 (4)密码错误时具有警报和警灯的,并且实现三次错误锁定的功能。 (5)通过INTR0实现系统的整体硬性复位。 (6)通过RT12864HZ控制LCD实现相关信息的提示。 (7)通过修改汇编程序中密码输入子程序本身达到修改密码的目的。 -(1) th
my5
- 实现fpga与单片机通信,单片机修改一个特定寄存器的值,并数码管显示,fpga给mcu传递一组数值,mcu再通过lcd显示-Communication with the microcontroller fpga implementation, microcontroller changes the value of a particular register, and digital display, fpga to pass a set of values mcu,
my6
- fpga verilog程序,实现诸多模块功能,包括,数码管显示,与ad,da通信,与mcu通信,以便通过mcu将高速ad值显示在lcd显示器上。-fpga verilog program to achieve a number of modules, including, digital display, with the ad, da communication, communication with mcu, mcu high-speed through the ad to the val
topone
- 基于火龙刀开发板的FPGA和PC的UART串口通信的VHDL实现,支持LCD实现分页显示和LED 数码管显示。-FPGA and PC UART communication module implemented by VHDL, running on Dragon platform, with support of LCD and LED display.
CPLD_example
- CPLD源代码,内有转换开关、LED、计数器、蜂鸣器、数码管动态显示、音乐、LCD等代码-CPLD source code, the changeover switch, LEDs, counters, buzzers, digital tube dynamic display, music, LCD and other code
traffic_control1
- 十字路*通灯控制。包括数码管时间显示,LCD显示,蜂鸣器驱动,课程设计,已经通过测试。-Crossroads traffic lights control. Digital tube display, LCD display, buzzer driver, curriculum design, has been tested.
shutan
- demo1-LampsSequencer 以流水灯方式点亮板上的8颗LED demo2-seg1 7段数码管以计时方式显示 demo3-seg2 7段数码管显示01234567 demo4-keyled1 按键控制板上LED灯的亮来 demo5-charlcd1 在字符液晶屏上显示汉字 demo6-BEEP 蜂鸣器演奏音乐 demo7-uart 串口输出字符串 demo8-ps2_1 在数码管上显示PS2按键的值 demo9-vgaout1 在V
digital-clock-use-lcd
- 使用飓风2号试验板,利用液晶显示星期,数码管显示时间-use cyclone2 board,use lcd to show the week,use seg to show the time
led
- LED灯显示,利用VHDL语言实现数码管中的灯的显示功能(The LED lamp shows that the display function of the lamp in the digital tube is realized by the VHDL language)