搜索资源列表
Audio_DAC_FIFO
- altera的ip核,在sopcbuilder中添加后,在niosII IDE中可以用一条语句实现,音频解码的输出。
pcm1804_i2s_data_adjust2
- 用于pcm1804调整I2S的数据,使I2S的音频同步并且在FIFO中不溢出。能够自动判断FIFO --中的状态,通过调整从FIFO中输出的数据的个数来使FIFO既不上溢也不下溢。 -- 为了达到更高的精度要求,可以通过加大采样时钟clk的频率。
test81
- DE2 音频处理 从SD卡读去音乐数据在做相应的处理,通过 音频输出口播放 同事可以从音频输入口加入相应的音乐 也可以从MIK口输入音频-DE2 audio processing time from the SD card to do the music data in the processing, I play through the audio output from the audio input of my colleagues to join the music I can
DE2_115_Audio
- FPGA开发板所带的示例程序,实现音频信号的采集,处理和输出,用verilog语言编写,可直接编译下载,非常有学习和参考价值-FPGA board comes with sample programs, audio signal acquisition, processing, and output, using Verilog language can be compiled directly download very learning and reference value! ! !
VHDLSourceProgramofAudioFrequencySignalGenerator.r
- 音频信号发生器的VHDL源程序,在FPGA中实现不同频率的输出并将按键信息送给数码管显示。-VHDL source program of Audio Frequency Signal Generator
AudioVolCtrl
- 通过所编写的FPGA程序,对SDI的音频信号最后输出的声音进行控制-Prepared by the FPGA through the procedures, SDI audio signal to control the final output of the voice
AudioVUFilter
- 这段程序和以上程序相关,是对最后输出的音频信号进行相关的处理,以上程序很完整-This process and procedure is related to the final output is the associated audio signal processing, the above procedures are complete
de2sound
- 这个设计结合音频输入从麦克风和线路信号和输出结果线输出信号。麦克风连接话筒端口、音源线在端口,扬声器/耳机线端口。-This design combines audio input from the microphone and line in signals and outputs the result to the line out signal. Connect a microphone to the MIC port, an audio source to the LINE IN por
wm8731App1
- 刚完成的基于DE2-70FPGA开发板的音频处理程序,研究了3天,好不容易完成的。使用WM8731芯片实现AD采集,然后通过DA输出到line out.-Recently completed development board based on DE2-70FPGA audio processing procedures of the three days, finally completed. AD using the WM8731 chip collection, and then DA o
DE2_SDCARD
- DE2 音频处理 从SD卡读去音乐数据在做相应的处理,通过 音频输出口播放 同事可以从音频输入口加入相应的音乐 也可以从MIK口输入音频-DE2 -DE2 audio processing time from the SD card to do the music data in the processing, I play through the audio output from the audio input of my colleagues to join the music I can
audio_test
- DE2上1HZ单音频输出,声音较大,需要注意音量-DE2 on the 1HZ single audio output, sound large, need to pay attention to the volume
DE2_i2sound
- 这种设计将来自麦克风的音频输入信号线相结合,并把结果输出到输出信号线。将麦克风连接到MIC端口,一个音频源的LINE IN端口,扬声器/耳机的LINE OUT端口。-This design combines audio input from the microphone and line in signals and outputs the result to the line out signal. Connect a microphone to the MIC port, an audio
fft_prj_final
- 基于FPGA的利用傅里叶变换将音频信号转化为图形通过VGA接口输出到显示器上。-FPGA-based Fourier transform of the audio signal into a graphical output via VGA connector to the monitor.
DE1-verilog
- Altera公司推出最新开发板DE1。该资料为DE1的FPGA 代码,包括ADC,音频处理,视频输出等,供大家参考使用。-Altera Corporation introduced the latest development board DE1. The data for the DE1 FPGA code, including the ADC, audio processing, video output, etc., for your use and reference.
Ex10_music
- 用CPLD控制音频输出,实现音乐播放的功能,对时序控制。-With CPLD control the audio output to realize the music playback function, timing control.
Altera_Audio
- 针对Altera的DE2/ DE1交互板的音频核心的音频编解码器(编码器/解码器),并提供了音频输入和输出的接口。-The Audio Core interacts with the Audio CODEC (enCOder/DECoder) on the Altera DE2/DE1 Boards and provides an interface for audio input and output.
DE2_115_TV
- 这个设计范例使用 DE2-115 上的 VGA 输出、音频编解码芯片以及 TV 解码芯片( U6)播放 来自 DVD 播放器输出的视频和音频信号。 图 6-1 给出了设计的原理框图。系统主要由两个 模块组成,它们是 I2C_AV_Config 以及 TV_to_VGA 模块。 TV_to_VGA 模块由 ITU-R 656 解 码器, SDRAM 帧缓冲器, YUV422 转 YUV444, YcrCb 转 RGB 以及 VGA 控制器组成。 从 图中还可以看出,设计使用了 TV
zybo_zynq_audio
- Zybo xc7z010 uation board,ssm6203音频编码器,PC端给音频输入,HPH输出口输出过滤噪音的音频,软件:xilinx vivado, vivado HLS, SDK-Zybo xc7z010 uation board, ssm6203 audio encoder, PC end to the audio input, HPH output port noise filter audio software: xilinx vivado, vivado HLS, SD
NoSocAdau1761_zyz
- 在Zedboard上测试Adau1761录放音 郑郁正 1. 这个项目来自网上:Zedboard_d base_project。 2. 项目不是vivado工程,而是ise工程。 3. 项目的功能是将PC机播放的声音从Zedboard的Line In声音口输入,从耳机口输出。 4. 不支持话筒输入,也就是Micphone不起作用。 5. 不支持LineOut喇叭口输出。 6. 输出音量可以通过sw0、sw1选择,组合支持四级音量。 测试上工程时,要制作
DE2_115_i2sound
- 卡拉OK 混音程序 将两种音频混合输出 用Verilong语言编写(Karaoke remix program)