搜索资源列表
ami_codes
- ami码编码,使用hdl语言编写,带有说明文档和测试代码
cmi
- CMI/AMI编码解码模块 VHDL源代码-CMI/AMI编码解码 VHDL源代码
HDB3encoder
- 数字基带信号的传输是数字通信系统的重要组成部分。在数字通信中,有些场合可不经过载波调制和解调过程,而对基带信号进行直接传输。采用AMI码的信号交替反转,有可能出现四连零现象,这不利于接收端的定时信号提取。而HDB3码因其无直流成份、低频成份少和连0个数最多不超过三个等特点,而对定时信号的恢复十分有利,并已成为CCITT协会推荐使用的基带传输码型之一。为此,本文利用VHDL语言对数据传输系统中的HDB3编码器进行了设计。-Digital baseband signal transmission i
ami
- ami编解码程序,用VHDL语言编写的,仅供参考-AMI encode decode
hdb
- 数字基带信号的传输是数字通信系统的重要组成部分。在数字通信中,有些场合可不经过载波调制和解调过程,而对基带信号进行直接传输。采用AMI码的信号交替反转,有可能出现四连零现象,这不利于接收端的定时信号提取。而HDB3码因其无直流成份、低频成份少和连0个数最多不超过三个等特点,而对定时信号的恢复十分有利,并已成为CCITT协会推荐使用的基带传输码型之一。为此,本文利用VHDL语言对数据传输系统中的HDB3编码器进行了设计。 基于达到达到达到的信号发生器的源程序-Digital baseband
AMI
- 本代码是用verilog写的AMI码的编码的程序,简单易懂,经调试是正确的。-This code is written in AMI code with verilog coding procedures, easy to understand, after debugging is correct.
AMI1
- 本代码是用VERILOG语言描述的AMI码的解码的程序,经过调试是正确的。代码简单易懂。-This code is described in VERILOG language AMI code decoding process, after debugging is correct. Code is easy to understand.
hdb3_codedecode
- 用VERILOG实现的,hdb3编码器和解码器,经过前仿真和后仿真成功-Achieved with the VERILOG, hdb3 encoder and decoder, after a successful pre-simulation and post simulation
AMI_HDB3
- VHDL实现AMI码和HDB3码之间的相互转换,编译环境为Quartus II 6.1-HDB3 AMI code and VHDL code to achieve conversion between, the build environment for the Quartus II 6.1
code
- 通信中各种码型转换,CMI,HDB3,AMI,HDB等的仿真程序-Communication in a variety of format conversion, CMI, HDB3, AMI, HDB and other simulation programs
ami-coder
- 一个很实用、短小的AMI编码器,输出高位为符号位,1代表负,0代表正-A very practical, short AMI encoder, the output high for the sign bit, 1 for negative, 0 for positive
AMI
- 在ISE软件环境下,用Verilog HDL语言实现通信中的AMI码的编码和译码,并有仿真波形。-In the ISE software environment, using Verilog HDL language for communication in the AMI code encoding and decoding, and a simulation waveform.
basesignal
- 产生一个长为1000的二进制随机序列,“0”的概率为 0.8,”1”的概率为0.2; 对上述数据进行归零AMI编码,脉冲宽度为符号宽度 的50 ,波形采样率为符号率的8倍,画出前20个符 号对应的波形(同时给出前20位信源序列) 改用HDB3码,画出前20个符号对应的波形 改用密勒码,画出前20个符号对应的波形 分别对上述1000个符号的波形进行功率谱估计,画出 功率谱 改变信源“0”的概率,观察AMI码的功率谱变化
AMIencode
- AMI编码Verilog源码,经调试为正确,欢迎大家批评指正-This code is written in AMI code with verilog coding procedures, easy to understand, after debugging is correct.
m4
- 小m4伪随机码产生+AMI编码 电路图形式,两者可分开(produce pseudo-random code,and then get it into AMI code)
EDA
- 本设计是在Quartus ii开发环境下采用VHDL语言实现的AMI/HDB3编码器课程设计。(This design is a course design of AMI / HDB3 encoder implemented by VHDL language in the development environment of Quartus II.)