搜索资源列表
Digital_030423
- 服务器的的板在载控制器的AHDL程序,包括原理图编译,用在EPM7128上(CPLD).-server board controller is contained in the AHDL procedures, including schematic compiler, the use EPM7128 (CPLD).
Altera-AHDL语言设计的PCI总线Core
- Altera AHDL语言设计的PCI总线Core,很难得的PCI设计资料-Altera AHDL design Core PCI, the PCI is difficult to design information
ping_pang
- 这是用AHDL语言编写的一个PCI采集系统的逻辑源码,其中的乒乓设计思路新颖,有兴趣的朋友可以参考一下!编译环境为maxplus2-This is AHDL prepared a PCI Acquisition System logical source, the Table Tennis novel design concept, interested friends can take a look! Build environment for maxplus2
ref-ualaw
- A率/u率 压缩与解压缩的IP核,。 # 由AHDL语言写成,可在MaxplusII和QuartusII中使用,源代码加密。-A rate / u rate compression and decompression of the IP core,. By AHDL # languages, and the Quartus II MaxplusII use, the source code encryption.
AHDL
- AHDL基本语言,对初学者有用哈,可以对简单的电路进行设计
AHDL
- HLD开发语言ADHL介绍。ADHL是ALTERA公司开发的硬件描述语言,也是一种较为流行的开发工具。是介绍AHDL的入门培训资料。
superSPI
- 用AHDL语言编写,MAXPULS开发.通信不受外部时钟速率和数据字节数目限制.-with AHDL prepared MAXPULS development. Communications from external clock rate and restriction on the number of data bytes.
AHDL
- AHDL教程 硬件描述语言,Altera 的硬件描述语言AHDL,AHDL电路设计举例-Hardware descr iption language AHDL, Altera hardware descr iption language AHDL, AHDL circuit design example
colorled32
- 这是一个用于32位色控制的LED大屏幕的AHDL代码-This is a used 32-color large screen LED control of AHDL code
MAX-PLUSII-soft
- MAX+PLUSII软件是一个功能强大,容易使用的软件包,它可以以图 形方式、文字输入方式(AHDL、VHDL和VERILOG)和波形方式输入设计文 件,可以编译并形成各种能够下装到EPROM和各种ALTERA器件的文件,还可 以进行仿真以检验设计的准确性,下面举例说明该软件的使用-MAX+ PLUSII software is a powerful, easy-to-use software package, which can graphically, text input me
32bits_COLOR_LED_AHDL_CODE
- 用於32位色控制的LED大屏幕的AHDL代碼-For 32-color large screen LED control of AHDL code
SY10
- 本文介绍了乐曲演奏电路的设计与实现中涉及的CPLD/FPGA可编程逻辑控件,开发环境MAX+PLUSⅡ,硬件描述语言HDL以及介绍了在MAX+PLUSⅡ的EDA 软件平台上, 一种基于FPGA 的乐曲发生器的设计方法, 并给出了设计的顶层电路图和底层模块的VHDL(或AHDL)源程序。该设计的正确性已通过硬件实验得到验证。 -The musical performance circuit’s design and implement Abstract: This paper introd
CPLD
- AHDL 编写 的 EPM7218 程序,实现LED控制-EPM7218 prepared AHDL program and achieving LED control
CHICAGO5Manual
- 高科技的发展使芯片设计不再是半导体工业的领域,现场可编程逻辑阵列(FPGA)的出现使通过软件来快速实现芯片设计成为可能。本系统是广泛面向全球的工程技术人员和大专院校学生,使您能够在最短的时间内掌握FPGA的应用与VHDL/AHDL/Verilog HDL这一电子逻辑设计利器,迅速的加入高级电子设计人才行列。-The development of high-tech chip design is no longer the field of semiconductor industry, fiel
pld_encod11
- AHDL增量式光电码盘四倍细分后,自动计数转换成绝对数据-AHDL incremental photoelectric encoder segments four times, the automatic counting data into absolute
ref-sqroot
- 求平方根的ip核,Altera提供,可以用在FPGA上,是AHDL语言写的,不开放源码-Square root of the ip seeking nuclear, Altera provides, can be used in FPGA, is written in AHDL, not open source
RS232_FIR
- Quartus II was a development tool of CPLD / FPGA by Altera Company. Quartus II provides a fully integrated circuit structure and has nothing with the development package environment, it has all the features of digital logic design, it is including: a
one_bit_cpu
- one bit CPU AHDL QUARTUS 2.0 and more
timingfiles
- Kodak CCD的AHDL语言描述文件,可以参考查看各类型号的标准仿真波形,有一定的参考价值。-failed to translate