CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - band

搜索资源列表

  1. 4bit数据的加减乘除

    0下载:
  2. 一个很不错的例子,实现的是4bit的加减乘除,用modelsim做的仿真.-a very good example of the realization of the Band is the arithmetic, modelsim do with the simulation.
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:33.13kb
    • 提供者:文字
  1. counter10

    0下载:
  2. 该程序实现的是10进制的计数器,具有置位复位的功能。-the program is the band of 10 counters, with the home-reset function.
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:12.99kb
    • 提供者:许嘉璐
  1. FIRvhdl

    0下载:
  2. 用vhdl实现一个fir滤波器 设计要求: 1.最小阻带衰减-30db。 2.带内波动小于1db. 3.用MATLIB与MAXPLUS2联合设计与仿真-use VHDL to achieve a fir filter design requirements : 1. The smallest stop band attenuation - 30dB. 2. With fluctuating within less than 1DB. 3. With MATLIB with MAX
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:3kb
    • 提供者:达闻西
  1. alu_inverter

    0下载:
  2. 4bit ALU 利用vhdl语言编写的4位ALU 开发环境是在windows下-Band ALU using VHDL language prepared by the four ALU is a development environment under Windows
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:17.86kb
    • 提供者:bob
  1. frequency_meter_VHDL

    0下载:
  2. 一个用VHDL完成的8位数显的16进制的频率计-a VHDL completed 8 of 16 significant median band of frequency meter
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:5.03kb
    • 提供者:袁卫
  1. 11223344scan_led1000

    0下载:
  2. Quartus环境下的1000进制计数器的扫描显示电路-Quartus environment under the 1000 counter-band scanning display circuit
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:204.63kb
    • 提供者:吴语
  1. 55478362cntshow

    0下载:
  2. Quartus环境下的12进制计数器的扫描显示电路-Quartus environment of the 12 counter-band scanning display circuit
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:136.34kb
    • 提供者:吴语
  1. FIR_filter_DA_machine

    1下载:
  2. 用verilog 代码编写的179阶FIR数字滤波器,采用分布式算法实现-verilog code used to prepare the 179 band FIR digital filters, using Distributed Algorithms
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:950byte
    • 提供者:a
  1. VERILOGSELE

    0下载:
  2. 运用always 块设计一个八路数据选择器。要求:每路输入数据与输出数据均为4 位2进制数,当选择开关(至少3 位)或输入数据发生变化时,输出数据也相应地变-always use a block design options for the Eighth Route Army data. Requirements : every road input data and output data are four two-band number, When choosing to switch (a
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:14.59kb
    • 提供者:周正华
  1. CortexM3

    0下载:
  2. This example shows how to use CortexM3 Bit-Band access to perform atomic read-modify-write and read operations on a varaible in SRAM.
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:180.47kb
    • 提供者:kz02bcxg
  1. hbf-da-timeshare

    0下载:
  2. This an interpolating by 2 half-band filter with 79 taps (40 none-zero coefficients).
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:22.63kb
    • 提供者:邱应强
  1. FIR低通滤波器部分模块

    0下载:
  2. 一个FIR低通滤波器,最小阻带衰减-30db,带内波动小于1db.用MAXPLUS2设计与仿真。-This is a FIR LPF, with -30dB in stop-band and sigma is less than 1dB. It is designed and simulated on MAXPLUS2.
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:5.12kb
    • 提供者:吴健宇
  1. IS-95/CDMA2000基带成形滤波器的实现

    0下载:
  2. IS-95/CDMA2000基带成形滤波器的实现 IS-95滤波器的实现: 本次设计采用转置型结构,并用展开技术将字串行架构转换成字并行处理架构,从而提高运行的速度。本次设计中采用展开因子J=4的展开转换技术。设输入数据为filter_in,输出数据为filter_out,则其展开因子J=4的并行处理系统如下图所示 ,IS-95/CDMA2000 base-band filter shaping to achieve IS-95 filter to achieve: the desig
  3. 所属分类:VHDL编程

    • 发布日期:2017-03-24
    • 文件大小:89.26kb
    • 提供者:
  1. music

    0下载:
  2. 设计并调试好一个能产生”梁祝”曲子的音乐发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选Altera的MAX7000系列的 EPM7128 CPLD ,FLEX10K系列的EPF10K10LC84-3 FPGA, ACEX1K系列的 EP1K30 FPGA,Xinlinx 的XC9500系列的XC95108 CPLD,Lattice的ispLSI1000系列的1032E CPLD)进行硬件验证。 设计思路 根据系统提供的时钟源引入一个12MHZ时钟的基准频率,对其进行各种分频
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-22
    • 文件大小:8.48kb
    • 提供者:lijq
  1. 10fenpingqi

    0下载:
  2. 1、分别用IF语句和CASE语句设设计一个10分频器。 2、设计一个24进制加法计数器。 3、设计一个有使能端控制的4位减法计数器。 4、用case语句设计一个3-8译码电路 5、用CASE语句设计一个共阳极的七段译码电路。 6、已知输入信号为6MHZ,现需要输出2HZ信号,分别用if语句和CASE语句设计能实现该功能的电路 7、已知输入信号为9HZ,现需要输出2HZ信号,分别用if语句和CASE语句设计能实现该功能的电路 -1, respectively, with
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-13
    • 文件大小:1.79kb
    • 提供者:fox
  1. hbf

    1下载:
  2. 半带插值滤波器设计、综合、仿真和硬件测试-Half-band interpolation filter design, synthesis, simulation and hardware test
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:18.28kb
    • 提供者:pll
  1. vhdl

    0下载:
  2. FIR滤波器的性能参数 设计一个滤波器最基本的就是性能参数的,决定着滤波器的实际功能.比如阶数,截至频率。 本文滤波器设计参数 ①输入,输出数据宽度10位 ②阶数为4阶的线性相位FIR滤波器, ③类型:带通 -FIR filter performance parameters The design of a filter is the most basic performance parameters, determines the actual filter fu
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:2.95kb
    • 提供者:bobo
  1. xb

    1下载:
  2. 用汉宁窗设计一个FIR高通数字滤波器,满足以下参数要求:通带边界频率ωp=0.7π,通带内衰减函数αp=0.4dB;阻带边界频率Ωs=0.4π,阻带内衰减函数为αs=55dB。-With the Hanning window design an FIR high-pass digital filter to meet the requirements the following parameters: passband edge frequency ωp = 0.7π, pass-band at
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:123.15kb
    • 提供者:xbwu1
  1. a-VHDL-completed-8-of-16-significant-median-band-

    0下载:
  2. a VHDL completed 8 of 16 significant median band of frequency meter
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-22
    • 文件大小:9.71kb
    • 提供者:chaitu
  1. Digital-base-band-signal-generator

    0下载:
  2. 基于FPGA的数字基带码的设计.数字基带码;EDA;VHDL;PCB;FPGA-Based on FPGA Digital base-band signal generator design
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:4.04kb
    • 提供者:叶脉
« 12 3 4 5 6 7 »
搜珍网 www.dssz.com