搜索资源列表
sdram_control_burst
- 精简的sdram读写控制器例子,适用于数据采集系统,verilog,只支持burst方式的读写-streamlined read and write SDRAM controller example, applied to the data acquisition system, Verilog. only supports burst mode read and write
videodigitalsignalscontroller
- 用fpga技术实现基本的视频信号处理:主题程序;视频图象数据采集程序;sram的读写控制;测试程序-they simply use the basic technology of video signal processing : theme; Video data acquisition procedures; SRAM literacy control; test procedures
usb_HLD3Core(400)_(B)
- 接ADDA 板卡,外接信号源(峰峰值最大为1V),运行PC 端程序可 以将输入的信号源波形在PC 上显示出来,完成USB 的数据采集功能。-access ADDA Card, external signal source (peak to peak largest 1V), PC-operating procedures can be the source of the input signal waveform displayed on the PC, and complete USB d
Pc104_Cpld
- 是关于对数据采集卡的基于PC104总线的读写程序,开发环境Quarters , 用VHDL语言编写。-is on the right data acquisition card based on the PC104 literacy procedures, Quarters development environment using VHDL language.
cmos_FPGA
- 采用Verilog语言,实现了FPGA控制视频芯片的数据采集,并将数据按帧存储起来-Verilog language, to achieve control of the FPGA chip video data acquisition, Data will be stored up by frame
pcm13
- PCM采编器器系统是一种常用的遥测设备,它可以采集多路数据并进行通信传输和数据处理,PCM 采编器控制采集各个数据通道数据的时序,并加上帧同步码形成一定格式的数据,再进行并/串转换,形成串行数据流送到调制设备供传送。-PCM Editor System is a common telemetry equipment, It can be multi-channel data acquisition and communication transmission and data processin
cpld.压力传感器数据采集原码
- 基于ATEREAL EPM1270T144C5N CPLD 压力传感器数据采集原码 开发软件 Quartus II ,ATEREAL EPM1270T144C5N CPLD-based pressure sensor data acquisition source Quartus II development software
labview波形发生和数据采集程序包含了很多子VI
- labview波形发生和数据采集程序包含了很多子VI,可以帮助大家学习-labview waveform generation and data acquisition program contains a number of sub-VI, can help you learn
FPGA
- 结合FPGA和以太网传输的特点,设计了一套数据采集系统,应用FPGA的内部逻辑实现对ADC、SDRAM、网卡控制芯片DM9000的时序控制,以FPGA作为采集系统的核心,通过ADC,将采集到的数据存储到SDRAM中,以FIFO方式从SDRAM中读出数据,并将数据结果通过以太网接口传输到计算机-Combination of FPGA and Ethernet features, designed a data acquisition system, application FPGA' s i
fpga-dm9000a
- 一个项目工程,硬件包含XINLINX FPGA,配置FLASH,串口,SDRAM,与以太网芯片DM9000A,实现数据采集,以太网传输,电路验证完全正确,请放心使用,SPARTAN 3E 的BGA引脚320个,不容易布板,可以参考使用的。要FPGA实现网络通信也可以参考电路,B因为产品升级了所以公开原来的电路的。 -A project engineering, hardware contains XINLINX FPGA, configuration FLASH, serial port, SD
FPGA_SDRAM_PCI
- 一个基于FPGA的PCI数据采集程序,包括SDRAM控制,PCI9054时序控制,开发语言verilog,开发环境quartus-FPGA-based PCI data acquisition procedures, including SDRAM control, PCI9054 timing control, the development of language verilog, development environment quartusII
ads7883
- FPGA实现对ADS7883的控制以及数据采集串行转并行-FPGA implementation of the ADS7883' s control and serial to parallel data acquisition
cs5550
- 基于FPGA高精度数据采集系统,采用cs5550高精度AD芯片,本程序主要实现对cs5550的控制。-FPGA-based high-precision data acquisition system, using high-precision cs5550 chip AD, the procedures for the main control on the cs5550.
NIOS-II-AD-data
- 在NIOS-II 系统中AD 数据采集接口的设计与实现-NIOS-II system in the AD Data Acquisition Interface Design and Implementation
The-FPGA-high-speed-data-acquisition
- 摘要:介绍了现场可编程门阵列FPGA(Field Programmable Gate Array)器件XCS30的主要特点、技 术参数、内部结构和工作原理,I}述了其在电力系统高速数据采集系统中的应用实例。电力数据采 集装置—馈线终端单元(FTU)需要监测多条线路的电压和电流,实时性要求高,充分利用FPGA 的并行处理能力,对输入信号实行同时采样、分时进行A/D转换,通过在FPGA片上构建的DRAM 进行数据的快速传输。FPGA在系统中承担了较多的实时任务,使DSP芯片TMS32
ADS7822-data-collection
- ads7822数据采集,verilog语言实现, 采集结果转换为IEEE754 单精度浮点输出!-the ads7822 data acquisition, the Verilog language, collected results into the IEEE754 single precision floating-point output
ADC0809-data-collect-and-display
- 采用VHDL设计ADC0809数据采集及显示体统, 顶层模块主要是将各个功能模块组合在一起,完成整体的功能。各个子模块作为元件,在顶层模块中对各个子模块例化,传递中间信号。-To VHDL design ADC0809 data acquisition and display the decency, top-level module is the various functional modules together to complete the overall functionality.
Virtex-5-FPGA-Data-Sheet
- 本程序基于xilinx fpga,v5,verilog语言,主要用于数据采集,采集频率可达500m,通过pingpang缓存进行数据转发。-The program xilinx fpga, v5, verilog language, mainly used for data acquisition, acquisition frequency of up to 500m, through data forwarding pingpang cache.
data-Acquisition-by-PCI-
- 基于FPGA的PCI数据采集程序。PCI9054时序控制,开发语言verilog,开发环境quartus-FPGA-based PCI data acquisition program
Dual-port-RAM-data-acquisition
- 利用传统方法设计的高速数据采集系统由于集成度低、电路复杂,高速运行电路干扰大,电路可靠性低,难以满足高速数据采集工作的要求。应用FPGA可以把数据采集电路中的数据缓存、控制时序逻辑、地址译码、总线接口等电路全部集成进一片芯片中,高集成性增强了系统的稳定性,为高速数据采集提供了理想的解决方案。-Using traditional methods of high-speed data acquisition system design due to low integration, circuit