搜索资源列表
tlc5620dac
- 用VERILOG语言写的控制DAC TLC5620的程序-VERILOG language used to control the DAC TLC5620 procedures
ep3c55_26_tlc5620dac
- 采用VHDL实现的tlc5620dac的转换,测试正常-Using VHDL implementation tlc5620dac conversion, the tests are normal
tlc5620dac
- 利用状态机实现对tlc5620dac控制,实验时按key1,可选择DAC的通道,数码管1显示,按key2,key3可 输入8位数/模转换值,由数码管3,4显示,按key4,选择输出电压模式,由数码管8显示,0表示1倍,1表示2倍,按key5,将当前数据发送到DAC模块启动一次DA转换,-State machine implementation control on tlc5620dac, press key1 experiment, you can choose the DAC channe
tlc5620
- 利用状态机实现对tlc5620dac控制,实验时按key1,可选择DAC的通道,数码管1显示,按key2,key3可 输入8位数/模转换值,由数码管3,4显示,按key4,选择输出电压模式,由数码管8显示,0表示1倍,1表示2倍,按key5,将当前数据发送到DAC模块启动一次DA转换,这时可以万用表测量输出,也可以与理论值做下比较。 -The realization of tlc5620dac control using the state machine, according to t
15_tlc5620dac
- 利用状态机实现对tlc5620dac控制,实验时按key1,可选择DAC的通道,数码管1显示,按key2,key3可 输入8位数/模转换值,由数码管3,4显示,按key4,选择输出电压模式,由数码管8显示,0表示1倍,1表示2倍,按key5,将当前数据发送到DAC模块启动一次DA转换,这时可以万用表测量输出,也可以与理论值做下比较。-When using state machine to control the tlc5620dac, experiment by key1, choice o