搜索资源列表
DDS
- 利用EDA技术和FPGA在UP3开发板上实现直接数字频率综合器的设计。 实验中加入了相位控制字PWORD,用以控制相位偏移量的前四位,将相位偏移量加到ROM地址总线 上,从而引起从ROM中取得的正弦信号的偏移,实现移相信号发生器的移相功能。 实验中还加入了LCD显示功能,通过LCD显示模块器件,用LCD显示正弦信号的频率,所显示的频 率也是由频率字控制的。LCD的驱动原理同上次实验。
NIOSII_图像采集与显示参考例程
- 基于NIOSII开发平台的图像采集与显示参考例程.适用于ALTERA公司的FPGA
DE2_LCM_CCD
- DE2上的基于FPGA的视频开发资料第1部分-DE2 video(part one)
tmt070_16bpp
- 基于MINI2440开发析的TFT LCD 驱动程序。可驱动800*480的TFT-MINI2440 developed based on analysis of the TFT LCD driver. To drive 800* 480 TFT
FPGAandDSP
- 关于FPGA与DSP结合开发图像处理的系统。 -hardware development of FPGA and DSP.
Fingerprint-Identification-System-
- 基于FPGA的指纹识别系统设计与实现,采用板卡是Altera的DE2开发板-The Design and Realize of Fingerprint Identification System
Nviddeo_compru
- 视频压缩的ip核,针针对fpga开发的系统 -Video compression IP core, needle system for fpga development
Columbia-University-on-VGA-video
- vga的现实原理与实际应用,基于DE2 FPGA开发板的应用,很透彻,很贴切,很有参考价值-vga reality principle and practical application, based on the application of the DE2 FPGA development board, very thorough, very appropriate, great reference value
Crazy_FPGA_Examples
- crazy bingo 韩彬将要出版的新书《FPGA设计技巧与案例开发详解》中的所有配套例程源码,主要涉及视频开发方向。-All the supporting source code routines crazy bingo Han Bin will be published book FPGA design techniques and case development explain in the video, mainly relates to the development dire
hough_5289
- hough变换的vhdl程序设计,测试没有任何问题,可以执行,开发工具quartus,modelsim-hough transform with fpga and vhdl ,good tested and you can use it happily
Stratix-V-GX-Devboard
- altera 的Straix V GX开发板原理图,可供硬件设计人员借鉴参考。-Schimatics of Stratix V GX FPGA Development Kit Board,useful for fpga or high speed board designers.
FPGA-H265-Encoder
- H.265的FPGA实现!!使用Verilog语言开发。-H.265 FPGA implementation! Developed using Verilog language.
13_CMOS_OV7725_Gray_Mean_Filter
- 基于FPGA开发的均值滤波程序,效率很高,非常有用(Based on FPGA development of the mean filter program)
VerilogVGA显示 汉字 字
- 基于Verilog的VGA显示 汉字 字符 的例子,产生字模,用于vga显示,语言verilog,基于fpgaDE2-115开发板(Which font for the VGA display)
DWT_verilog-code
- 图像压缩是图像处理中的一个重要课题,在减少图像尺寸以实时传输和存储方面起着非常重要的作用。许多标准推荐使用DWT进行图像压缩。DWT的计算复杂度对基于DWT的图像压缩算法的实时使用提出了重大挑战。在本文中,我们提出了一种改进的提升方案来计算近似和详细的DWT系数。修正的方程使用右移运算符和6位乘法器。计算中的层级减少到一个,从而最小化延迟和增加吞吐量。ViTEX-5 FPGA上实现的设计工作在180 MHz,功耗小于1W的功率。该设计占用了FPGA上不到1的LUT资源。所开发的体系结构适合于FP
text seven
- VGA彩条信号显示器设计 设计并调试好一个VGA彩条信号发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选Altera CycloneII系列的 EP2C5T144C8 FPGA。(A VGA color bar signal generator is designed and debugged, and an EDA experimental development system is used (the model of the experimental chip to be use
53_digital_recognition
- FPGA数字识别,使用正点原子开发板进行开发,准确率非常高。(FPGA digital recognition, using the punctual atomic development board for development, the accuracy is very high.)