搜索资源列表
数字电子钟及钟控显示系统设计
- 数字电子钟及钟控显示系统设计,内含设计思路和硬件图,源程序以及调试结果-digital electronic bell and bell-controlled display system design, includes hardware design ideas and plans, and debug source Results
数字转英文
- 数字转英文 PowerBuilder是著名的数据库应用开发工具生产厂商PowerSoft公司推出的产品(PowerSoft现已被数据库厂商Sybase所收购),它完全按照客户机/服务器体系结构研制设计,在客户机/服务器结构中,它使用在客户机中,作为数据库应用程序的开发工具而存在。由于PowerBuilder采用了面向对象和可视化技术,提供可视化的应用开发环境,使得我们利用PowerBuilder,可以方便快捷地开发出利用后台服务器中的数据和数据库管理系统的数据库应用程序。-figures t
VHDL_conduct
- 这是VHDL数字系统设计的试验指导书,里面有许多好的例子。-VHDL digital system design guide the pilot, there are many good examples.
sdgshjd
- 数字系统设计这是有关的相关源代码,有简易CPU 除法器、计数器等 ...[fpdiv_vhdl.rar] - 四位除法器的vhdl源程序 [vhdl范例.rar] - 最高优先级编码器8位相等比较器 三人表决器(三种不同的描述方式) 加法器描述 8位总线收发器:74245 (注2) 地址译码(for m68008) 多路选择器(使 BR> ... -Digital System Design This is the underlying source code, a simple C
shuma
- 7段数码是纯组合电路,通常的小规模专用IC,如74或4000系列的器件只能作十进制BCD码译码,然而数字系统中的数据处理和运算都是2进制的,所以输出表达都是16进制的,为了满足16进制数的译码显示,最方便的方法就是利用VHDL译码程序在FPGA或CPLD中实现。本项实验很容易实现这一目的。例6-1作为7段BCD码译码器的设计,输出信号LED7S的7位分别接如图6-1数码管的7个段,高位在左,低位在右。例如当LED7S输出为 \"1101101\" 时,数码管的7个段:g、f、e、d、c、b、a分
微机原理课程设计
- 打字练习程序设计 交通灯控制模拟程序设计 霓虹灯控制模拟程序设计 学生综合素质成绩统计程序设计 简易电话号码簿程序设计 单词记忆测试器程序设计 键盘数字输入训练器程序设计 简易电子琴程序设计 简易电子音乐播放程序设计 电子日历时钟系统程序设计 电子密码锁程序设计
Verilog数字系统设计教程(第2版)
- Verilog数字系统设计教程(第2版)”这本书的思考题没有答案,要多做实验和仿真-• Source code of designs in chapters 1 to 8. • Chapter 8 designs include the SAYEH processor, its C Compiler, and its Sort program run files. • Several Designs, including SAYEH, that are programmed o
i2c.rar
- 这是一个IIC的接口程序,是夏宇闻编的书《verilog 数字系统设计教程》的IIC的源码,很通俗易懂.rar,This is an IIC interface procedures for Xia Wen book " verilog Digital System Design Guide," the source of the IIC, it is easy to understand. Rar
OVL
- OVL——基于断言的verilog验证 Verilog数字系统设计:RTL综合、测试平台与验证-OVL- assertion-based verification of Verilog Verilog digital system design: RTL synthesis, test and verification platform
lizi
- 王金明编著的数字系统设计关于另外一种通用硬件描述语言书上的所有例子-Wang Jinming edited the " Digital System Design and Verilog HDL" book on all the examples
ASK
- 通过本课程设计使学生深入理解和掌握ASK通讯系统的各个关键环节,包括基带信号形成、调试、解调、滤波、传输、噪声对通信质量的影响等。在数字信号处理实验课的基础上更加深入地掌握数字滤波器的设计原理及实现方法。使学生对ASK系统各个关键点的信号波形及频谱有深刻的认识。-Through the curriculum design so that students understand and grasp the depth of communication systems ASK all key lin
DTWspeech
- 本 文 首先 介绍了语音识别的研究和发展状况,然后循着语音识别系统的 处理过程,介绍了语音识别的各个步骤,并对每个步骤可用的几种方法在实 验基础上进行了分析对比。研究了语音信号的预处理和特征参数提取,包括 语音信号的数字化、分帧加窗、预加重滤波、端点检测及时域特征向量和变 换域特征向量.其中端点检测采用双门限法.通过实验比对特征参数的选取, 采用12阶线性预测倒谱系数作为识别参数。详细分析了特定人孤立词识别算 法,选定动态时间弯折为识别算法,并重点介绍其设计实现。 在
SystemVerilog
- SystemVerilog语言在数字系统设计及验证中的应用-SystemVerilog language in digital system design and verification of
IIC
- 夏宇闻<Verilog数字系统设计教程>源代码,已经可综合和实现,可以用Modelsim编译-Xia Wen <Verilog数字系统设计教程> Source code, has been integrated and implemented can be compiled using Modelsim
VERILOG
- 王金明老师的数字系统设计与Verilog HDL中,讲述的100个实例的Verilog源代码-Wang Jinming teacher " Digital System Design with Verilog HDL" about 100 instances of Verilog source code
基于单片机秒表系统设计
- 基于单片机课程设计_秒表系统设计(汇编),其中有设计介绍及用汇编语言写的关于数字秒表的程序-Based on the microcontroller course design _ stopwatch system design (assembly), which design introduced a program written in assembly language on digital stopwatch
shuzi
- 数字系统设计 汇编语言ASM代码 实验课程-Assembly language ASM code digital system design
并行计算MPI程序设计
- FFT,即为快速傅氏变换,是离散傅氏变换的快速算法,它是根据离散傅氏变换的奇、偶、虚、实等特性,对离散傅立叶变换的算法进行改进获得的。它对傅氏变换的理论并没有新的发现,但是对于在计算机系统或者说数字系统中应用离散傅立叶变换,可以说是进了一大步。(FFT, that is fast Fourier transform, is a fast algorithm for discrete Fourier transform. It is based on the odd, even, imaginar
Verilog第六章
- 数字系统设计与Verilog王金明第四版 第六章课后习题参考解析(Digital system design and the fourth edition of Verilog Wang Jinming The sixth chapter after class exercise reference analysis)
Verilog数字系统设计
- verilog 数字系统设计 -RTL综合 测试平台与验证 的 随书光盘源程序(This rigorous text shows electronics designers and students how to deploy Verilog in sophisticated digital systems design)