CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 其它 搜索资源 - fpga 时钟

搜索资源列表

  1. clock

    0下载:
  2. FPGA时钟设计程序代码,可调整时间,六位显示。
  3. 所属分类:汇编语言

    • 发布日期:2008-10-13
    • 文件大小:2.04kb
    • 提供者:张瑜婷
  1. sanfenpin

    0下载:
  2. verilog 三分频 分频器是FPGA设计中使用频率非常高的基本设计之一,尽管在目前大部分设计中,广泛使用芯片厂家集成的锁相环资源,如altera 的PLL,Xilinx的DLL.来进行时钟的分频,倍频以及相移。-verilog-third of the frequency divider is a FPGA design, very high frequency of use, one of the basic design, although most of the designs in
  3. 所属分类:source in ebook

    • 发布日期:2017-03-28
    • 文件大小:779byte
    • 提供者:杨化冰
  1. lcd12864

    0下载:
  2. fpga驱动lcd12864显示时钟,vhdl语言描述-the fpga drive lcd12864 display clock
  3. 所属分类:assembly language

    • 发布日期:2017-11-26
    • 文件大小:613.09kb
    • 提供者:浩子
  1. tst4

    0下载:
  2. FPGA 数字电子时钟。经过测试,可以使用-FPGA digital electronic clock. After the test, you can use. . . .
  3. 所属分类:MPI

    • 发布日期:2017-12-01
    • 文件大小:634.9kb
    • 提供者:lee
  1. 8.4-ADC0809-

    0下载:
  2. 基于VHDL语言,实现对ADC0809简单控制,ADC0809没有内部时钟,需外接10KHz~1290Hz的时钟信号,这里由FPGA的系 --统时钟(50MHz)经256分频得到clk1(195KHz)作为ADC0809转换工作时钟。 -Based on VHDL ADC0809 simple control, ADC0809 no internal clock, an external clock signal of 10KHz ~ 1290Hz here by the Departm
  3. 所属分类:MPI

    • 发布日期:2017-12-05
    • 文件大小:4.06kb
    • 提供者:jack
  1. UART_RS232(verilog)

    1下载:
  2. /本模块的功能是验证实现和PC机进行基本的串口通信的功能。需要在PC机上安装一个串口调试工具来验证程序的功能。程序实现了一个收发一帧10个bit(即无奇偶校验位)的串口控制器,10个bit是1位起始位,8个数据位,1个结束位。串口的波特律由程序中定义的div_par参数决定,更改该参数可以实现相应的波特率。程序当前设定的div_par 的值是0x145,对应的波特率是9600。用一个8倍波特率的时钟将发送或接受每一位bit的周期时间划分为8个时隙以使通信同步.程序的工作过程是:串口处于全双工工作
  3. 所属分类:assembly language

    • 发布日期:2017-11-07
    • 文件大小:586.22kb
    • 提供者:饕餮小宇
  1. UART_RS232(VHDL)

    0下载:
  2. 本模块的功能是验证实现和PC机进行基本的串口通信的功能。需要在PC机上安装一个串口调试工具来验证程序的功能。程序实现了一个收发一帧10个bit(即无奇偶校验位)的串口控制器,10个bit是1位起始位,8个数据位,1个结束位。串口的波特律由程序中定义的div_par参数决定,更改该参数可以实现相应的波特率。程序当前设定的div_par 的值是0x145,对应的波特率是9600。用一个8倍波特率的时钟将发送或接受每一位bit的周期时间划分为8个时隙以使通信同步.程序的工作过程是:串口处于全双工工作状
  3. 所属分类:assembly language

    • 发布日期:2017-11-14
    • 文件大小:593.25kb
    • 提供者:饕餮小宇
  1. DDS

    0下载:
  2. 第一,DDS模块是一个比较常用的用数字方式实现模拟信号的方法,以前一直只用了频率控制,这一次还通过深入理解用上了相位控制,从这个角度来讲,可以用FPGA小菜一碟的实现频率和相位可控的多通道SPWM波,然后再去外加上RC滤波电路和运放电路就可以实现可控正弦波。 第二,这里的DDS模块还有产生一个可逆计数器的计数使能时钟和方向控制时钟,需要具体说说的是,如果你输出的正弦值是8位的,那么你的计数器的计数范围是在0---255---0,如果你输出的正弦值是9位的,那么你的计数器的计数范围是在0--
  3. 所属分类:MacOS develop

    • 发布日期:2017-04-17
    • 文件大小:159.19kb
    • 提供者:张雪亮
  1. clock_speed

    0下载:
  2. fpga分频器设计。将高频时钟信号任意分频-fpga crossover design. The high frequency clock signal any divider
  3. 所属分类:source in ebook

    • 发布日期:2017-04-25
    • 文件大小:304.78kb
    • 提供者:liyang
  1. FPGA-digital-clock-and-stopwatch

    0下载:
  2. 这是一个FPGA数字时钟及秒表的源程序,具有调试功能,适合fpga爱好者借鉴。-This is source code about FPGA,including digital clock and stopwatch,and you can use it according to your need.
  3. 所属分类:MiddleWare

    • 发布日期:2017-05-17
    • 文件大小:4.01mb
    • 提供者:刘东
  1. calendar2

    0下载:
  2. 基于FPGA的实时时钟,具有万年历功能-FPGA-based real-time clock with calendar function! !
  3. 所属分类:assembly language

    • 发布日期:2017-04-12
    • 文件大小:1.46kb
    • 提供者:xiewh
搜珍网 www.dssz.com