搜索资源列表
ARMcache
- arm微处理器系列cache初始化代码,包含720T,740T,920T,940T,1020T系列。-arm series microprocessor cache initialization code contains 720T, 740T, 920T, 940T, and 1020T Series.
against-tracking
- 用指令预取反跟踪。CPU 的执行时并不是执行到哪一句再到内存中去取那一句,而是先读入到 CPU 的 Cache 中,如果指令已经到了 Cache 中,再将它修改也没有用了,如果用跟踪程序的话,CPU 的 Cache 中就不会是跟正常执行时的指令相同,所以可以改动下几条指令,当然是故意改错,如果没有跟踪,程序还回照常执行,有跟踪的话,那就... -with instructions Prefetching anti-tracking. CPU implementation is not an
操作系统实验1-1
- 实现了分段分页,实模式和保护模式的切换,以及对显示缓存的操作-achieve the above tabs, real mode and protected mode switch, and to show that the operation cache
cache
- Implementation of cache program using C language
taoshop
- 解压后,首先打开config.php进行配置,并将程序中所有的淘客推广ID换成您的ID。 然后上传到你的网站空间上即可使用,无需MYSQL数据的支持! 推荐安装在网站根目录下。 如果您的主机是Linux,您还需要保证“商品缓存目录”和“列表缓存目录”为可写(即设为777属性),Windows系列可以不用设置。 ######################## //特别说明 本程序部分代码参考了taob123.cn(或者是taoke
1111111
- Cache控制器实验指令文件 新的实验系统的-Cache controller experimental instruction file new experiment system
cachelatestrev
- Design cache in memory
LplyDir_v1.0
- LplyDir是基于35dir内枋源码2.3版进行了修正并精仿一套蓝色模板。 2012.11.23 更新: 修正安装时报错问题 修改网站 网站名称,TAG标签,网站简介 获取方式,获取更精准 修正后台添加广告报错问题 修正初次缓存更新报错问题 修正某些服务器不开启Gzip压缩功能无法打开网站问题 修正搜狗PR获取失败问题 修正谷歌PR获取失败问题 修正后台编辑站点IP显示不正常问
ceshi
- 采用AT89C2051单片机,晶振11.0592MHZ,通讯速率19200,采用TTL串口通讯 手机号码缓存在28H-33H的内存中 短信内容缓存在48H-57H的内存中 短信中心的号码存放在58H-63H的内存中 密码"车辆报警"存放在64H-73H的内存中 手机号码存放在74H-7F的内存中 P1.0为手机开关机控制端 P1.1为串口接收模块数据OK P1.2为解防/设防控制端- AT89C2051 microcontrol
fifo
- 本程序利用fifo实现缓存,可用于多种高速采集芯片的桥接,从而实现高速的采集系统-The program utilizes fifo cache and can be used for a variety of high-speed data acquisition chip bridge, in order to achieve high-speed acquisition system
ds1991
- Dallas DS1991钮扣 初始化、读、写缓存程序 读、写SubKey程序 写Password程序 -Dallas DS1991 button initialization, reading and writing cache program to read, write SubKey written procedures Password Program
niagra_micro
- PENTIUM 4 NETBURST CODENAME: NIAGARA. THE NIAGARA PROCESSOR IMPLEMENTS A THREAD-RICH ARCHITECTURE DESIGNED TO PROVIDE A HIGH-PERFORMANCE SOLUTION FOR COMMERCIAL SERVER APPLICATIONS. THE HARDWARE SUPPORTS 32 THREADS WITH A MEMORY SUBSYSTEM CONSI
CPU-
- 五级流水线CPU实现(带Hazard),还没来得及实现Cache求高人指教-pipeline CPU with Hazard