CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 文档资料 搜索资源 - 死区时间

搜索资源列表

  1. deadtime

    0下载:
  2. ,通过对87C196MC单 片机及波形发生器(WFG)的深入研究分析,提出 了一种通过调整死区时间生成DC/DC变换器 PWM控制脉冲的新方法。该-Through 87C196MC SCM and Waveform Generator (WFG) in-depth analysis, a dead time generated by adjusting the DC/DC converter PWM control pulse of the new method. That
  3. 所属分类:Project Design

    • 发布日期:2017-04-24
    • 文件大小:344.69kb
    • 提供者:xie
  1. EvPwm01

    0下载:
  2. 2812产生PWM,EVA和EVB均产生占空比为40 PWM波形,EVA下面的定时器均工作于连续增模式,而EVB下面的定时器均工作于连续增/减模式,各个全比较单元的死区时间为4.27us-2812 generated PWM, EVA and EVB produce 40 PWM duty cycle waveform EVA following timers are working in the continuous growth mode, the EVB following timers
  3. 所属分类:Software Testing

    • 发布日期:2017-11-14
    • 文件大小:290.27kb
    • 提供者:zlc
  1. EvPwm02

    0下载:
  2. 2812 PWM程序:初始化EVA,使得PWM1和PWM2输出互补的周期为1KHz的PWM波,占空比初始化为10 ,死区时间为4.27us-2812 PWM procedures: Initialize EVA makes PWM1 and PWM2 output complementary cycle 1KHz PWM wave, 10 duty cycle initialization, deadtime 4.27us
  3. 所属分类:Software Testing

    • 发布日期:2017-11-17
    • 文件大小:254.3kb
    • 提供者:zlc
  1. BTN8960TA

    0下载:
  2. 该BTN8960TA是NovalithIC™ 系列包含在一个封装中三个独立的芯片组成部分:一个P沟道 高侧MOSFET和一个n沟道低侧MOSFET一起的驱动器IC,从而形成一个集成的高 当前半桥。所有的三个芯片安装在一个公共引线框架,使用由上芯片和芯片的芯片 芯片技术。电源开关采用垂直MOS技术,以确保最佳的导通电阻。 由于p沟道高侧切换需要一个电荷泵从而消除了最小的EMI。 界面 以微控制器是由容易被集成驱动器IC哪些功能逻辑电平输入,诊断 电流检测,转换率的
  3. 所属分类:Project Design

    • 发布日期:2017-05-09
    • 文件大小:1.57mb
    • 提供者:胜客
  1. 三角函数的Verilog HDL语言实现

    0下载:
  2. 以Actel FPGA作为控制核心,通过自然采样法比较1个三角载波和3个相位差为1 200的正弦波,利用Verilog HDL语言实现死区时间可调的SPWM全数字算法,并在Fushion StartKit开发板上实现SPWM全数字算法。(With Actel FPGA as the control core, between 1 and 3 triangular carrier phase difference of 1200 sine wave by natural sampling, rea
  3. 所属分类:文章/文档

    • 发布日期:2017-12-16
    • 文件大小:145kb
    • 提供者:所罗门
搜珍网 www.dssz.com