CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 文档资料 搜索资源 - FPGA 验证

搜索资源列表

  1. FPGA_SDR_Sdram_LED

    0下载:
  2. 针对主控制板上存储器(SRAM) 存储的数据量小和最高频率低的情况,提出了基于SDR Sdram(同步动态RAM) 作为主存储器的LED 显示系统的研究。在实验中,使用了现场可编程门阵列( FPGA) 来实现各模块的逻辑功能。最终实现了对L ED 显示屏的控制,并且一块主控制板最大限度的控制了256 ×128 个像素点,基于相同条件,比静态内存控制的面积大了一倍,验证了动态内存核[7 ]的实用性。
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:499.65kb
    • 提供者:郑宏超
  1. lunwen

    0下载:
  2. 本文论述了在整个无线收发系统中用软件的方法实现信道编译码系统的功能。实现了一种基于FPGA的信道编译码方法,并给出了VHDL语言的实现方法及仿真波形。信道编译码系统包括发射端的信道编码和接收端的信道译码两大部分。信道编码部分包括汉明编码、基带信号调制本次设计采用DPSK调制方式和并串转换连接模块。译码部分包括汉明译码、DPSK解调和链接模块。本系统的实现过程是:先通过软件编程实现各部分的功能模块,然后编程连接各模块,系统编译仿真通过以后载入FPGA(现场可编程门阵列) 芯片,验证结果。实验表明,
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:406.83kb
    • 提供者:赵冉
  1. ps2_ipcore_design

    0下载:
  2. 电子测量技术 ELECTR0NIC MEASI瓜EMENT TECHN0L0GY 第29卷第3期 2006年6月 PS/2设备接口IP核设计 王 豪黄启俊常 胜 (武汉大学物理学院微电子与固体电子学实验室武汉430072) 摘要:用Verilog硬件描述语言实现了PS/2设备接口的II)核设计,详细描述了II)核的结构划分和各模块的 设计思想,并在FPGA上进行验证。结果表明此 核功能正确,可以方便地在SOPC系统中复用。
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:124.16kb
    • 提供者:Morgan
  1. 数字Costas环的设计与实现

    1下载:
  2. 针对扩频系统的载波同步, 研究了数字Costas 环的设计和实现方法。介绍了数字Costas 环的结构、实现载波同步的基本方法。以二阶环为例, 分析了数字锁相环的环路滤波器的参数设计方法, 为数字Costas 环的设计提供了参考。提出了在高速信号处理板(以FPGA 和DSP 为基础) 中数字Costas 环的实现方案, 经工程验证, 能够实现载波同步, 解调出所需信号.
  3. 所属分类:报告论文

  1. TheResearchAndIPDesignOfSMBusBasedSmartBattery

    0下载:
  2. 本文研究了SMBus 规范,介绍了典型的基于片上系统(SoC)设计的知识产权核(IP)实现,采用自顶向下 (Top-down)的集成电路设计方法完成了设计,并架构了基于总线功能模型(BFM)的验证平台 完成功能仿真,顺利完成了逻辑综合和时序仿真。FPGA 验证和投片后测试均表明设计具有 良好的性能。-This paper studies the SMBus specification, based on the introduction of the typical system
  3. 所属分类:Communication

    • 发布日期:2017-04-17
    • 文件大小:250.12kb
    • 提供者:caorui
  1. FPGA

    1下载:
  2. 对2DPSK及QDPSK数字调制信号进行了分析,采用FPGA在QuartusII环境下,利用VHDL语言及图形输入方式对调制系统进行了设计,用Altera公司的芯片EP1C3T144C-8为核心器件组建的系统进行了功能测试,得到了满意的验证波形-The signals of 2DPSK and QDPSK digital modulation are analyzed,the adoption of FPGA realization digital phase modulation syste
  3. 所属分类:软件工程

    • 发布日期:2014-01-05
    • 文件大小:347.53kb
    • 提供者:将建
  1. async_transmitter

    0下载:
  2. 该程序为RS232串口通信的VERILOG程序,在FPGA上已通过验证,在测试范围内误码率为0-The program for the RS232 serial port communications VERILOG procedures, the FPGA has been validated in the test range of bit error rate is 0
  3. 所属分类:Communication

    • 发布日期:2017-03-26
    • 文件大小:996byte
    • 提供者:su
  1. jifenlvboqi

    0下载:
  2. 为了解决软件无线电通信系统中频采样之后的极大数据量在基带处理部分对DSP计算的压力,常采用多速率处理技术.多速率处理过程中需要使用积分梳状滤波器、半带滤波器和高阶FIR滤波器.在分析了积分梳状滤波器的结构和特性的基础上,阐述了多级CIC滤波器一种高效的FPGA实现方法,该方法的正确性和可行性通过Quartus Ⅱ的时序仿真分析得以验证,实际中可以推广应用.-In order to solve software-defined radio communications system after I
  3. 所属分类:Project Design

    • 发布日期:2017-04-03
    • 文件大小:175.72kb
    • 提供者:王楚宏
  1. doublemult

    0下载:
  2. 设计了一个双精度浮点乘法器。该器件采用改进的BOO TH 算法产生部分积, 用阵列和 树的混合结构实现对部分积的相加, 同时, 还采用了快速的四舍五入算法, 以提高乘法器的性能。把 设计的乘法器分为4 级流水线, 用FPGA 进行了仿真验证, 结果正确 并对FPGA 实现的时序结果 进行了分析。-Designed a double-precision floating-point multiplier. The device uses an improved algorithm fo
  3. 所属分类:Project Design

    • 发布日期:2017-03-31
    • 文件大小:204.58kb
    • 提供者:terry
  1. DesignofFloatingPointCalculatorBasedonFPGA

    0下载:
  2. 给出系统的整体框架设计和各模块的实现,包括芯片的选择、各模块之间的时序以及控制、每个运算模块详细的工作原理和算法设计流程;通过VHDL语言编程来实现浮点数的加减、乘除和开方等基本运算功能;在Xilinx ISE环境下,对系统的主要模块进行开发设计及功能仿真,验证 了基于FPGA的浮点运算。 -The overall framework of system design and realization of each module which contain selection of ch
  3. 所属分类:Project Design

    • 发布日期:2017-05-13
    • 文件大小:3.33mb
    • 提供者:mabeibei
  1. TheRealizationofAdaptiveArithmeticCoderWithFPGA.ra

    0下载:
  2. 本文又用C语言实现了标准的自适应算术编码,拿它与用FPGA实现的改进后的自适应算术编码的仿真结果对比验证了这种改进后编码器编码的正确性。此种结构的编码效率很高,一个时钟编码一个数据比特,时钟频率可以达到50MHZ,占用的硬件资源大约有800个CLB(可配置逻辑模块)。-This thesis realizes the adaptive arithmetic coding which is not improved with C language,compare with the result o
  3. 所属分类:Project Design

    • 发布日期:2017-05-12
    • 文件大小:2.53mb
    • 提供者:mabeibei
  1. TherealizationofParallelLUfactorizationbasedonFPGA

    0下载:
  2. 本文首先介绍了稀疏矩阵的特点和研究稀疏矩阵分解的意义,接着讨论了稀疏矩阵各种快速算法并给出了本文所采用的方法。在此基础上详细说明了稀疏矩阵模拟排序算法,直接LU分解算法,符号LU分解算法,数值LU分解算法及这些算法在FPGA上的实现过程。最后为充分发挥FPGA作为一种可编程逻辑器件的优势,将单核数值LU分解扩展为多核并行LU分解结构,并使用BDB矩阵对该结构进行了验证,给出并分析了实验结果。-Firstly,the characteristies and research value of sp
  3. 所属分类:Project Design

    • 发布日期:2017-05-16
    • 文件大小:4.08mb
    • 提供者:mabeibei
  1. SINGT

    0下载:
  2. 本程序可能为FPGA的使用都实现LCD显示的VHDL程序。经过实验,可用,得以过验证。-This procedure may be used for the FPGA are achieved LCD display VHDL program. Through experiments, available to been verified.
  3. 所属分类:Software Testing

    • 发布日期:2017-04-02
    • 文件大小:2.33kb
    • 提供者:huwei
  1. Intel8254

    0下载:
  2. 基于FPGA验证实现的编程设计8254的相关的电子文件-FPGA-based verification to achieve the Programming of electronic documents related to 8254
  3. 所属分类:software engineering

    • 发布日期:2017-04-04
    • 文件大小:905.47kb
    • 提供者:jingjin
  1. RAM-FPGA-FFT

    0下载:
  2. 内嵌RAM的种类,在FFT中的应用,以及仿真验证及应用-Types of embedded RAM, the FFT application
  3. 所属分类:software engineering

    • 发布日期:2017-03-29
    • 文件大小:123.33kb
    • 提供者:Dean
  1. HUAWEI-FPGA-design-guide

    0下载:
  2. 华为FPGA设计流程指南,本部门所承担的FPGA设计任务主要是两方面的作用:系统的原型实现和ASIC的原型验证-Huawei FPGA design flow guide, the FPGA design tasks undertaken by in this sector are mainly two effects: the prototype implementation of the system and ASIC prototyping
  3. 所属分类:software engineering

    • 发布日期:2017-03-29
    • 文件大小:31.31kb
    • 提供者:kudding
  1. 基于FPGA直接序列扩频系统的设计

    1下载:
  2. 针对一般无线通信系统抗干扰、抗噪声以及抗多径性能力差的缺点,提出了一种基于FPGA 的直接序列 扩频系统设计。该设计采用63 位的pn 码作为扩频调制的码序列,在发送端,对信息码进行扩频调制; 在接收端,对 收到的扩频调制信号进行解扩,增强了系统的抗干扰性和可靠性。同时在Altera 公司的Quartus II 软件中,使用硬件描 述语言VHDL 和原理图相结合的方法进行了电路的设计实现。通过把电路下载到Altera 公司的CycloneIII 的 EP3C10E144C8N 芯片中调试
  3. 所属分类:文件格式

    • 发布日期:2013-02-18
    • 文件大小:457.58kb
    • 提供者:ymlhhb
  1. 基于FPGA的S模式信号处理

    0下载:
  2. 二次雷达S模式的检验码生成,可以根据里面的数据验证算法的正确性(second radar s mode)
  3. 所属分类:通讯编程文档

    • 发布日期:2017-12-15
    • 文件大小:344kb
    • 提供者:zhangqingxi
  1. GMSK调制解调

    0下载:
  2. GMSK是当前现代数字调制技术领域的研究热点之一,它通过在MSK调制器之前加入一个高斯低通滤波器来获得更加紧凑的频谱, GMSK(高斯最小移频键控)信号优良的频谱特性在跳频通信中有广阔的应用前景。本文分析了GMSK调制器的设计理论,并在FPGA上加以实现。仿真结果表明,这种数字实现结构产生的GMSK基带信号具有良好的功率谱,同时能够有效避免I/Q两条支路信号幅度及正交载波相位失衡。高斯滤波最小频移键控,这是GSM系统采用的调制方式。数字调制技术是数字峰窝移动通讯系统空中接口的重要组成部分。GMS
  3. 所属分类:文档资料

  1. 宽带单载波频域均衡系统设计与FPGA实现

    0下载:
  2. 单载波频域均衡(SC-FDE)是数字通信中克服多径衰落的有效技术。宽带通信系统中 应用单载波频域均衡系统设计,实现137.5 MHz 载波下27.5 Mbps 的码元传输速率。同时在系统中 添加1/2 码率卷积码与(239,223)里德-所罗门(RS)码的级联信道纠错编码,提高系统的可靠性。完成 单载波频域均衡系统设计,分析设计系统的关键技术,最终在现场可编程门阵列硬件平台上进行 系统实现、调试和验证,完成系统实际误码率的测试。
  3. 所属分类:报告论文

« 12 »
搜珍网 www.dssz.com