搜索资源列表
TEL02_2
- This communication presents an alysis of the design and fabrication of power-efficient, low cost VCSEL-based optical transceiver proposed for emerging fiber data distributed interface (FDDI) and fiber channel local-area network (FCLAN
Advanced_Verilog_Design
- 以Lattice 器伴为例,描述如何在Verilog中指定管脚属饪功能(OE,RESET,IO CELL寄存器,双向IO,Latch IO,管脚Pin number, synthesis属性,输出电气规格...),状态机的使用,及其它Verilog进阶功能-With Lattice devices for example, it describes how to specify the pin function in Verilog (OE, RESET, IO CELL register, b
0256560657
- 不是很重要的为什么 要写那一头沉订粗同可靠-no meot joejkoe koek leo kf kfeok leoj ,llek lepk jkeo k oe kkoek ldo le ofk oekf o keo k o
oe_papers
- oe编程的基本思想,同时给出了利用oe来实现光纤的方法-The basic idea of programming oe, oe is given to achieve the fiber using the method
ADC0809
- ADC0809 是8 位逐次逼近型A/D转换器。它由一个8路模拟开关、一个地址锁存译码器、一个A/D 转换器和一个三态输出锁存器组成(见图1)。多路开关可选通8个模拟通道,允许8 路模拟量分时输入,共用A/D 转换器进行转换。三态输出锁器用于锁存A/D 转换完的数字量,当OE 端为高电平时,才可以从三态输出锁存器取走转换完的数据。-ADC0809 8-bit successive approximation A/D converter. It consists of an 8-channel a
RX8025TUsr
- 1. 内置高稳定度的32.768KHz 的DTCXO (数字温度补偿晶体振荡器) 2. 支持I2C 总线的高速模式(400K)。 3. 定时报警功能(可设定:天,日期,小时,分钟) 4. 固定周期定时中断功能。 5. 时间更新中断功能。 6. 32.768KHz 频率输出(具有使能OE 功能) 7. 闰年自动调整功能。(2000 到2099) 8. 宽范围接口电压:2.2V 到 5.5V 9. 宽范围的时间保持电压:1.8V 到 5.5V 10. 低电流功耗:
08734f88-c932-11e4-8830-0800200c9a67
- 反弹成果呵呵滚滚滚滚滚滚韩国共同探讨探讨有何贵干一天一天天天(cdfgcfgyhddhhgdddffhgfeedf)
oe-21-13-15490
- plasmonic metasurface