搜索资源列表
数字钟实验(基于c51)
- 这是一个用c51做的数字钟源代码,实现了时间设置,闹铃设置等一系列钟表的功能,并付上了硬件原理图,供大家学习和参考,我的qq:9577287-This is a decoder to do with the number of Zhong Yuan code and realized the time settings, Alarms set up a series of watches function and pay its hardware schematics, for all lear
多功能数字钟设计
- 我做课程设计时候所设计出的数字钟电路,实现分、秒计时,异步复位、暂停功能,已经在板子上面实现。和大家分享,一起进步!
数字钟
- veriloge hdl 编写的一个数字钟 实现调时,调分,调秒,数码管显示时钟的功能
FPGA开发平台上实现多能数字钟
- FPGA开发平台上实现多能数字钟
vhdl_clock.rar
- VHDL数字钟设计程序 设计要求 基本要求: 1、24小时计数显示; 2、具有校时功能(时,分) ; 附加要求: 1、实现闹钟功能(定时,闹响);,VHDL digital clock design process design requirements for the basic requirements: 1,24 hours count display 2, with a school function (hours, minutes) additio
clock
- EDA 数字钟实现文件 能够实现计时,闹钟,校时功能 -EDA digital clock time to achieve the realization of paper, alarm clock, school functions
EDA
- 数字钟的实现 FPGA上运行 VHDL编写-Digital clock running on the FPGA to achieve the preparation of VHDL
shuzizhong
- 设计一个能进行时、分、秒计时的十二小时制或二十四小时制的数字钟,并具有定时与闹钟功能,能在设定的时间发出闹铃音,能非常方便地对小时、分钟和秒进行手动调节以校准时间,每逢整点,产生报时音报时。 实验平台: 1. 一台PC机; 2. MAX+PLUSII10.1。 Verilog HDL语言实现,还有完整的实验报告-The design of a can be hours, minutes, seconds time of 12 hours or 24 hours system, d
shzi
- 数字钟的单片机实现,有详细的源码及解释 算法结构清晰,对单片机学习者非常有用 对于电子专业的,拿来当课程设计也是相当不错的 功能有: 1,完成秒/分/时的依次显示并正确计数; 2,秒/分/时各段个位满10正确进位,秒/分能做到满60向前进位; 3,定时闹钟:实现整点报时,有扬声器发出报时声音; 4,时间设置,也就是手动调时功能:当认为时钟不准确时,可以分别对分/时钟进行调整; 5,可以清零;完成暂停;可以随时记时、暂停后记录数据。-The single-chip
clcok
- 数字钟代码的实现 直接可以使用,希望大家分享-Digital clock code can be used to achieve a direct, I hope to share
b508aaf0-73f2-49c1-b8d3-aa4c9adde2af
- 万年历数字钟是一种用万年历时钟芯片实现年、月、日、时、分、秒计时,并通过单片机处理后送给显示芯片显示的装置,与机械式时钟相比具有更高的准确性和直观性,且具有更长的使用寿命。本系统还可以扩展为可调的自动开关,对家电对用电设备进行控制,笔者在随后改制成为可调时的自动断电的供电系统.-Calendar Digital Clock is a clock chip using calendar year, month, day, hour, minute, second time, and through
q
- 数字钟是一个将“时”“分”“秒”显示于人的视觉器官的计时装置。它的计时周期为24小时;显示满刻度为23时59分59秒,另外具备校时功能和报时功能。因此,一个基本的数字钟电路主要由“时”“分”“秒”计数器校时电路组成。将标准秒信号送入“秒计数器”,“秒计数器”采用60进制计数器,每累加60秒发送一个“分脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可实现对一天24小时的累计。译码显示电路将“时”“分”“秒”计数器的输出状态六段显示译码器译码。通过六位LED七段显示器显示出
workhard
- 数字钟 可实现正常计数校准 还有方电台报时功能 四低一高 闹钟功能-Digital clock can be calibrated to achieve a normal count timekeeping function of the radio side there are four low and one high alarm
digital_clk
- 此程序是实现数字钟的,包括校时 闹钟 二十四小时和十二小时的转换-This procedure is to achieve digital clock, including the school alarm clock 24 hours and 12 hours the conversion
clock
- 该数字钟实现时钟运行,调整,倒计时,秒表功能,且精确度经调试一天的误差在2S内-The digital clock to achieve the clock running, adjustment, countdown, stopwatch function, and the accuracy of the error by testing one day with the 2S
clock1
- 多功能数字钟实现闹铃,整点报时,校时,仿广播电台报时功能-multifuntional digital clock written in verilog
数字钟修改版
- //1、数码管显示目前时间; //2、实现五个按键操作控制; //3、复位后内定数码管显示时间为00:00:00-1;(Digital clock realized by 51 single chip microcomputer)
数字钟设计
- 能够利用pfga实现简易的数字钟,有计时、复位、调时间等功能。(A simple digital clock can be realized by using PFGA.)
Data_watch
- 用Verilog开发,ISE平台打开,开发板采用Xlinx公司的N4开发板,该数字钟集计时、闹钟、整点报时、12 24进制切换等功能于一体(Developed by Verilog, the ISE platform is opened, and the development board is developed by Xlinx's N4 development board. The digital clock integrates functions such as timing, ala
lcd数字钟
- 实现LCD显示数字钟日历,并且可以进行调对(Implement LCD display digital clock calendar)