搜索资源列表
捕获ARP数据包程序
- 程序实现抓取通过网卡的ARP数据包,由命令行的方式输入指定的程序名称,以及ARP数据保存的文件名称。程序输出ARP数据的源IP地址、源MAC地址、目的MAC地址、目的IP地址、操作系统类型、ARP捕获的时间等信息。-program crawls through the LAN ARP packets from the command line input specified procedure name, ARP and the data retention of documents. ARP
Resolution_Ip_Package
- 捕获网络中的IP数据包,解析数据包的内容,将结果显示在标准输出上,并同时写入日志文件。 程序的具体要求如下: 1)以命令行形式运行:ipparse logfile,其中ipparse是程序名, 而logfile则代表记录结果的日志文件。 2)在标准输出和日志文件中写入捕获的IP包的版本、头长度、服务类型、数据包总长度、数据包标识、分段标志、分段偏移值、生存时间、上层协议类型、头校验和、源IP地址和目的IP地址等内容。 3)当程序接收到键盘输入Ctrl+C时退出。
WinPcap.v4.0.B1.Full.Source.ccrun.732957
- WIN32平台上网络分析和捕获数据包的链接库,可用来分析在线播放的流媒体直接下载地址信息,进行信息包捕获和网络分析,是基于UNIX的libpcap和BPF(Berkeley 分帧过滤器)模型的包。Winpcap是UNIX下的libpcap移植到windows下的产物,他是一个free and open source的项目。Winpcap工作于驱动(Driver)层,所以能以很高的效率进行网络操作。Winpcap提供了以下强大的功能:1.捕获原始的数据包。2.设置filter,只捕获自己敢兴趣的数
网络实验
- 程序要求: 1)以命令行形式运行:ipparse logfile,其中ipparse是程序名,logfile是记录结果的日志文件 2)以标准输出和日志文件中写入捕获的IP包的版本、头长度、服务类型、数据包总长度、数据包标识、分段标志、分段偏移值、生存时间、上层协议类型、头校验和、源IP地址、目的IP地址 3)当程序接收到键盘输入Ctrl+C时退出
freescale-ECT-driver
- mc9s12hy输入捕获输出比较
SoftSnoop1.3.2.rar
- 相对于SoftSnoop1.3版新增功能 1)可以捕获从任一模块产生的到任一模块的Api调用,包括动态加载的模块;可以在调用Api之前输出Api名称,Api所属模块,Api参数及调用这个Api的地址;可以在Api返回之后输出Api返回值 2)可以像OllyDbg那样附着到正在运行的目标进程并捕获其Api,可以随意终止和继续捕获,目标进程不受影响 3)可以选择是否对目标进程进行调试,对一些检查调试器的程序可以选择不调试目标进程,对Api捕获没有影响;由于修改了ApiHook方式,因此对于加过
altera_SignalTap_II
- SignalTap II 嵌入逻辑分析仪集成到 Quartus II 设计软件中,能够捕获和 显示可编程单芯片系统(SOPC)设计中实时信号的状态,这样开发者就可以在整 个设计过程中以系统级的速度观察硬件和软件的交互作用。它支持多达 1024 个 通道,采样深度高达 128Kb,每个分析仪均有 10 级触发输入/输出,从而增加了 采样的精度。SignalTap II 为设计者提供了业界领先的 SOPC 设计的实时可视性, 能够大大减少验证过程中所花费的时间。-SignalTa
IPAnalyse
- 可输入需要捕获的IP数据包数量,输出每个IP数据包的相关字段值(包括版本、总长度、标志位、片偏移、协议、源地址与目的地址等)-We need to capture the number of IP packets can be input and output of each IP packet field values (including the version, the total length of the flag, on-chip offset, prot
Ipacket
- 捕获并分析通过本地网卡的IP数据包。具体要求如下: (1)允许实现为命令行程序(85分封顶),或Windows图形化程序(100分封顶)。 (2)可输入需要捕获的IP数据包数量,输出每个IP数据包的相关字段值(包括版本、总长度、标志位、片偏移、协议、源地址与目的地址等),协议字段需要区分出具体类型(例如TCP、UDP、ICMP、IGMP、IPv6、EGP、OSPF等)。 (3)允许使用原始套接字或WinPcap来实现。 -Capture and analyze IP packe
test_pll_2
- 锁相环的verilog源代码,其中包括发送端,鉴相器,滤波器,压控振荡器的源代码,主要实现输入输出信号的跟踪,捕获和锁定,使输入输出信号在较短时间内达到同步。-This is a verilog code for PLL, including transmitor, PDF, Filter, VCO and so on. It mainly realize the input and output signal tracking, capture and lock, make the in
test_pll
- 该源码主要实现锁相环的功能,锁相环包括输入端,鉴相器,环路滤波器,压控振荡器,以及反馈信号,我们的目的是实现输入信号和反馈信号的同步,因此,该源码描述了如何让对信号进行跟踪,捕获和锁定,最后使其输入输出同步。-The source mainly realizes the function of phase-locked loop, phase-locked loop consists of input, phase discriminator, loop filter and the volta
test_pll_1
- 该源码主要实现锁相环的功能,锁相环包括输入端,鉴相器,环路滤波器,压控振荡器,以及反馈信号,我们的目的是实现输入信号和反馈信号的同步,因此,该源码描述了如何让对信号进行跟踪,捕获和锁定,最后使其输入输出同步。-The source is mainly realize the function of phase-locked loop, phase-locked loop consists of input, phase discriminator, loop filter and the vol
ALIENTEK MiniSTM32 实验9 输入捕获实验
- 输入输出捕获 利用stm32开发板进行编程(The input and output capture is programmed using the STM32 development board)
输入捕获实验
- 本实验利用TIM5_CH1来做输入捕获,我们将捕获PA0上的高电平脉宽,并将脉宽时间通过串 口打印出来,大家可以通过按WK_UP按键,模拟输入高电平。同时,本实验将保留上一个实 验的PWM输出,DS0还是会由暗-->亮的循环变化,大家可以通过杜邦线连接PA0和PB5,来观 测PWM输出的高电平时间。(STM32 input capture program)
inputtest
- 本实验利用TIM5_CH1来做输入捕获,我们将捕获PA0上的高电平脉宽,并将脉宽时间通过串口打印出来,大家可以通过按WK_UP按键,模拟输入高电平。同时,本实验将保留上一个实验的PWM输出,DS0还是会由暗-->亮的循环变化,大家可以通过杜邦线连接PA0和PB5,来观测PWM输出的高电平时间。(This experiment uses TIM5_CH1 to do input capture, we will capture the PA0 high level pulse width,
STM32F103ZET6输入捕获实验
- STM32F103ZET6输入捕获实验,通过定时器捕获脉冲边沿,并输出对应的高电平持续时间。(STM32F103ZET6 input capture experiment, through the timer to capture the pulse edge, and output the corresponding high level duration.)
JSN超声波模块驱动
- JSN超声波深度探测脉宽输出在STM32F103的驱动,已经在III环境下运行,稍作改动可以在II和没有系统下运行,
实验9 PWM输出实验
- stm32的输入捕获 这是原子的视频 代码强 可读性高(STM32's input captures the high readability of this atom's video code)
acquisition
- 信号捕获函数,并行码相位捕获方法,函数输入输出,非常易懂,matlab打开(Signal capture function, parallel code phase capture method)
stm32f030f4p6频率捕获
- stm32f030f4p6通过定时器输入捕获功能采集频率,并将采集到的频率信息通过打印输出