搜索资源列表
SPWM_ASM
- 本例载波频率为20KHz,或载波周期为50μs。DSP晶振10MHz,内部4倍频,时钟频率为40MHz,计数周期为25ns。假设调制波频率由外部输入(1~50Hz),并转换成合适的格式(本例为Q4格式)。调制系数M为0~0.9。死区时间1.6μs。最小删除脉宽3μs。 主程序的工作是根据输入的调制波频率计算N、2N和M值。
EP2C20_TEST.rar
- 内含无刷电机驱动VHDL模块,读码盘4倍频模块,并用NIOS核实现简单无刷电机闭环控制。,Brushless motor driver includes VHDL modules, reading frequency module plate 4, and nuclear NIOS simple closed-loop control of brushless motor.
AB4F
- FPGA编码器4倍频VHDL程序 对初学FPGA有帮助。-FPGA Encoder 4 multiplier VHDL program to FPGA beginner help.
count_plus_last
- 对电机的编码器输入的正交编码信号进行4倍频处理 ,生成一个新的计数脉冲 ,同时判断电机的转动方向,输出一个方向标志电平信号,从而可以让DSP知道电机的转速和方向。-On the motor encoder inputs of the quadrature encoder signals 4 octave treatment, generates a new pulse count and at the same time to determine the direction of motor r
ZLJISHUQI
- 】文中重点讨论基于单片机的光电脉冲编码器计数器的软件倍频和辨向原理,并从编码 盘条纹和位置检测元件的空间分布原理出发给出了在编码器输出A、B 正交方波的前提下最多只 能4 倍频的结论,最后介绍了集倍频、辨向、计数于一体的单片机计数器原理,该计数器具有消除抖 动误计数、倍频数可选、计数长度无限制的特点-】 The article focused on single-chip-based optical pulse encoder software counter to the prin
laowai
- 采样法生成三相SPWM波的开环调速控制程序载波频率为20KHz,或载波周期为50μs。DSP晶振10MHz,内部4倍频,时钟频率为40MHz,计数周期为25ns。假设调制波频率由外部输入(1~50Hz),并转换成合适的格式-Sampling method to generate three-phase SPWM wave open-loop speed control procedures for the carrier frequency 20KHz, or carrier period is
myjcg
- 】文中重点讨论基于单片机的光电脉冲编码器计数器的软件倍频和辨向原理,并从编码 盘条纹和位置检测元件的空间分布原理出发给出了在编码器输出A、B 正交方波的前提下最多只 能4 倍频的结论,最后介绍了集倍频、辨向、计数于一体的单片机计数器原理,该计数器具有消除抖 动误计数、倍频数可选、计数长度无限制的特点-】 The article focused on single-chip-based optical pulse encoder software counter to the prin
statemachine
- 基于状态图的光电编码器4倍频vhdl程序,输入相位差90度的两相,输出倍频和方向信号-Based on the state of the optical encoder Figure 4 multiplier vhdl procedure, enter a 90-degree phase difference of two-phase, frequency and direction of the output signal
UART1
- C8051F130串口1测试程序,使用内部时钟,4倍频,100MHZ主时钟,波特率115200,发送什么数据,返回什么数据。发送数据采用查询方式发送,接收数据采用中断方式接收。-C8051F130 serial port a test program, using the internal clock, four multiplier, 100MHZ master clock, the baud rate 115200, send what data, what data to return.
SpreadShaping
- 直接序列扩频+成型滤波,将编码后数据进行256倍扩频,再按照4倍内插根升余弦成型滤波,最后成形滤波后按4路并行输出,以满足并行输入DA的要求。-Direct Sequence Spread Spectrum+ shaping filter, the encoded data 256 times more spread spectrum, and then interpolated according to four times the root raised cosine shaping fil
last
- 微机原理与接口技术———倍频信号发生器的的分析与设计 )主要任务:有一输入方波信号f0(50Hz~100Hz),时钟信号1MHz。要求输出信号: f1=2* f0, f2=4* f0。(自动跟踪) -Microcomputer Principle and Interface Technology--- Frequency Signal Analysis and Design of generator) Main tasks: there is a square wave input
uart
- 一个串口程序uart,采用2/4倍频采样,符合16550规范。- Serial port procedure uart, uses 2/4 frequency multiplication sampling, conforms to 16550 standards.
IA6464
- IA6464是OSD电路,与MCU配合使用,可控制不同类型的显示系统。显示点阵为12*18,内置部分数字、英文字符、日文字符。电路集成上电复位电路和VRAM清零电路用于减轻MCU的工作量,同时内置相位比较器和4倍频电路,可有效减小系统电路板的面积与外围电路成本。-IA6464 is the OSD circuit, used in conjunction with the MCU can control different types of display systems. 12* 18 dot
IA9211
- 可显示中文的低成本OSDIA9211。IA9211是OSD电路,与MCU配合使用,可控制不同类型的显示系统。显示点阵为12*18,内置部分数字、英文字符、日文字符。电路集成上电复位电路和VRAM清零电路用于减轻MCU的工作量,同时内置相位比较器和4倍频电路,可有效减小系统电路板的面积与外围电路成本。-To display low-cost Chinese OSDIA9211. IA9211 is the OSD circuit, used in conjunction with the MCU
Encoder-Frequency-Doubling-
- 对主轴编码器脉冲固定倍频,首先4倍频,然后N倍频,要求转速波动小,内附参考资料-Fixed on the spindle encoder pulse frequency, the first 4x, then N frequency, requiring speed fluctuation is small, containing a reference
chengxu
- 4位乘法器,4位除法器,K倍频的VHDL实现-Four multipliers, four dividers, K multiplier of VHDL
gc
- 光栅尺4倍频. QDC24 4倍频 计数. XOXY 总线读写. FILTER8 输入滤波.-24BIT COUNT
QEI_D
- 实现单片机QEI功能,对输入信号4倍频,并且判断方向-Achieve the microcontroller the QEI function, the input signal 4-fold, and determine the direction of
Xilinx_DLL
- Xilinx_FPGA的时钟产生模块,对应Xilinx公司Virtex、Virtex-E等比较低端的器件。能够产生2倍频和级联4倍频-generate 2X clock and 4X clock in low-end Xilinx FPGA devices
jingxiang_beipin
- 实现编码器鉴向和4倍频,可用于电机测速等。(To achieve encoder and 4 times the frequency, can be used for motor speed and so on.)