CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - ADDRESS GENERATOR

搜索资源列表

  1. 邮件地址生成器

    0下载:
  2. vb写的邮件地址生成器,包含全部源程序,无压缩码-vb write mail address generator, contains all the source code, uncompressed code
  3. 所属分类:WEB邮件程序

    • 发布日期:2008-10-13
    • 文件大小:999.19kb
    • 提供者:郑海潮
  1. TCNTL

    0下载:
  2. 用ISE开发的VHDL随机地址发生器,采用循环计数生成地址-using VHDL development of the ISE random address generator, cycle counting generated addresses
  3. 所属分类:其它

    • 发布日期:2008-10-13
    • 文件大小:620.43kb
    • 提供者:张稀楠
  1. VHDL-ROM4.基于ROM的正弦波发生器的设计

    0下载:
  2. 基于ROM的正弦波发生器的设计:1.正弦发生器由波形数据存储模块(ROM),波形发生器控制模块及锁存模块组成 2.波形数据存储模块(ROM)定制数据宽度为8,地址宽度为6,可存储 64点正弦波形数据,用MATLAB求出波形数据。 3.将50MHz作为输入时钟。 ,ROM-based design of the sine wave generator: 1. Sinusoidal waveform generator by the data storage module (ROM), wav
  3. 所属分类:VHDL编程

    • 发布日期:2016-01-27
    • 文件大小:95.91kb
    • 提供者:宫逢源
  1. fpga-fpdpsk

    0下载:
  2. FSK/PSK调制顶层文件 ,正弦波模块 ,正弦波模块初始化文件 ,振幅调整及波形选择模块 ,频率显示值地址产生模块 ,频率步进键核心模块 ,弹跳消除电路-FSK/PSK modulation top-level documents, sine-wave modules, module initialization file sine wave, amplitude adjustment and waveform selection module, the freque
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:26.85kb
    • 提供者:libing
  1. Block_addgen

    0下载:
  2. Interleaved Block address generator (customized block size and interleaving strip size).
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-11
    • 文件大小:803byte
    • 提供者:yusuf
  1. I2CASSISTANT

    0下载:
  2. Data and address generator for VHDL ROM-like design.
  3. 所属分类:Other windows programs

    • 发布日期:2017-04-03
    • 文件大小:10.53kb
    • 提供者:bbing
  1. VHDL(sin)

    0下载:
  2. 基于ROM的正弦波发生器的设计 一.实验目的 1. 学习VHDL的综合设计应用 2. 学习基于ROM的正弦波发生器的设计 二.实验内容 设计基于ROM的正弦波发生器,对其编译,仿真。 具体要求: 1.正弦发生器由波形数据存储模块(ROM),波形发生器控制模块及锁存模块组成 2.波形数据存储模块(ROM)定制数据宽度为8,地址宽度为6,可存储 64点正弦波形数据,用MATLAB求出波形数据。 3.将50MHz作为输入时钟。 -ROM-based
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-22
    • 文件大小:17.01kb
    • 提供者:爱好
  1. sing

    0下载:
  2. 在本设计中,时钟信号通过分频计产生一个理想的目标时钟频率,控制地址发生器计数,地址发生器的计数结果输出给正弦波数据存数ROM,作为其地址,从该地址取出ROM里的存储好的数据,再通过DA转换,将数字信号转换成模拟信号,最后输出给示波器观察。-In this design, the clock signal generated by frequency meter an ideal target clock frequency, the control address generator coun
  3. 所属分类:Other systems

    • 发布日期:2017-05-11
    • 文件大小:2.39mb
    • 提供者:刘睿阳
  1. zhengxianbo

    0下载:
  2. 正弦波发生器,用VHDL实验,使用地址发生器和lpm_rom完成。-Sine wave generator, experiment with VHDL, use the address generator and lpm_rom completed.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-10
    • 文件大小:1.08mb
    • 提供者:liuxing
  1. add_gen

    0下载:
  2. 地址产生器,其采16*15矩阵,行输入,列输出-Address generator, the adoption of 16* 15 matrix, line input, line output
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:748.98kb
    • 提供者:李嘉仪
  1. music

    0下载:
  2. 乐曲硬件演奏电路设计 由顶层文件和数控分频、乐曲简谱码对应的分频预置数查表电路、8位二进制计数器(ROM的地址发生器)组成。演奏乐曲“梁祝”,乐曲可改。已经过硬件下载测试(使用芯片EP1C6Q240 Cyclone系列)-Music by the top hardware performance circuit design file and the NC frequency, music notation code number corresponding to the preset fr
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:378.73kb
    • 提供者:叶槟
  1. Addr_Generator

    0下载:
  2. 其中start是开始信号,上升沿启动控制单元;CLK是工作时钟;CtrlAddr是读取控制字时的地址;CtrlData是读取的控制字;Reading是读信号;EOP是本次AD采样完成信号,只有当AD1和AD2均完成后EOP才为高;EN是允许信号,启动分频器、地址发生器;N是分频系数;Addr1和Addr2分别是AD1和AD2数据存储的起始地址;NUM1和NUM2分别是采样点数。 控制字分别表示分频系数为2,AD1起始地址为1,采样点数5,AD2起始地址为3,采样点数为4。 -Where
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2016-01-26
    • 文件大小:1kb
    • 提供者:谢明
  1. RAMaddressGenerator

    0下载:
  2. 基于FPGA(EP2C5T144开发板)的RAM的地址发生器,初学者适用-Based on FPGA (EP2C5T144 development board) RAM address generator for beginners
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:259.71kb
    • 提供者:周奕
  1. ROM-based-sine-wave-generator-design

    0下载:
  2. 设计基于ROM的正弦波发生器,对其编译,仿真。 具体要求: 1.正弦发生器由波形数据存储模块(ROM),波形发生器控制模块及锁存模块组成 2.波形数据存储模块(ROM)定制数据宽度为8,地址宽度为6,可存储 64点正弦波形数据,用MATLAB求出波形数据。 3.将50MHz作为输入时钟。-ROM-based sine wave generator design, its compilation, simulation. Specific requireme
  3. 所属分类:VHDL-FPGA-Verilog

  1. eda

    0下载:
  2. EDA 正弦信号发生器:正弦信号发生器的结构有四部分组成,如图1所示。20MHZ经锁相环PLL20输出一路倍频的32MHZ片内时钟,16位计数器或分频器CNT6,6位计数器或地址发生器CN6,正弦波数据存储器data_rom。另外还需D/A0832(图中未画出)将数字信号转化为模拟信号。此设计中利用锁相环PLL20输入频率为20MHZ的时钟,输出一路分频的频率为32MHZ的片内时钟,与直接来自外部的时钟相比,这种片内时钟可以减少时钟延时和时钟变形,以减少片外干扰 还可以改善时钟的建立时间和保持时
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:33.18kb
    • 提供者:王丽丽
  1. sIP

    0下载:
  2. 随机IPv4地址生成程序,不是很复杂,如果需要批量生成,可自行修改。-Random IPv4 address generator is not very complicated, if you need bulk generation, free to modify.
  3. 所属分类:TCP/IP Stack

    • 发布日期:2017-05-26
    • 文件大小:8.68mb
    • 提供者:刘建
  1. sine

    0下载:
  2. 正弦信号发生器的设计,正弦信号发生器的结构由3 部分组成。数据计数器或地址发生器、数据ROM 和D/A。性能良好的正弦信号发生器的设计要求此3 部分具有高速性能,且数据ROM 在高速条件下,占用最少的逻辑资源,设计流程最便捷,波形数据获最方便。下图是此信号发生器结构图,顶层文件SINGT.VHD 在FPGA 中实现,包含2 个部分:ROM 的地址信号发生器,由5 位计数器担任,和正弦数据ROM,拒此,ROM由LPM_ROM模块构成能达到最优设计,LPM_ROM底层是FPGA中的EAB或ESB等。
  3. 所属分类:Compress-Decompress algrithms

    • 发布日期:2017-11-14
    • 文件大小:1.74mb
    • 提供者:吴祥
  1. IPv6-packets--and-address-generator

    1下载:
  2. 6 IPv6报文封装及地址生成程序,包含相关代码及说明-6 IPv6 packets are encapsulated and address generation process, including the relevant code and descr iption
  3. 所属分类:TCP/IP Stack

    • 发布日期:2017-11-07
    • 文件大小:159.88kb
    • 提供者:关红叶
  1. deinterleaver_new

    0下载:
  2. fpga implementation of wimax deinterleaver address generator using vhdl cod
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-28
    • 文件大小:7.6kb
    • 提供者:karthick
  1. AdderesGenerator

    0下载:
  2. totalni mrdka vsech mrdek pochcana na hovnech
  3. 所属分类:其他

    • 发布日期:2018-01-08
    • 文件大小:117kb
    • 提供者:jouda
« 12 3 4 »
搜珍网 www.dssz.com